Помощь - Поиск - Пользователи - Календарь
Полная версия этой страницы: Управление I/O портами в CPLD
Форум разработчиков электроники ELECTRONIX.ru > Программируемая логика ПЛИС (FPGA,CPLD, PLD) > Работаем с ПЛИС, области применения, выбор
Mishgun
Добрый день! Подскажите как с помощью сигналов GTS переводить буфера в одно из 3-х состояний?
Сейчас у меня стоят элементы BUFE. Можно-ли обойтись без этих элементов? Причем переводить в 3-е состояние мне нужно только определенные выводы ПЛИСы....

Я бы обошелся и BUFE, но не хватает ресурсов..
rezident
Не уверен, но ИМХО нужно в проекте разрешить использование Global Output Enable(s) и выбрать в качестве управления OBUFE соответствующий пин с функцией GTS, зафиксировав номер этого пина аттрибутом LOC.
Andrew Su
Цитата(Mishgun @ Nov 15 2007, 11:31) *
Добрый день! Подскажите как с помощью сигналов GTS переводить буфера в одно из 3-х состояний?
Сейчас у меня стоят элементы BUFE. Можно-ли обойтись без этих элементов? Причем переводить в 3-е состояние мне нужно только определенные выводы ПЛИСы....

Я бы обошелся и BUFE, но не хватает ресурсов..


И вам добрый.
GTS не экономит BUFE(внутри схемы) или ОBUFE(на выводах). Он является альтернативным
управлением этими буферами. Количество буферов (вместе с BUF) в ПЛИС равно количеству IO блоков. Они просто используются или нет. Для того, чтобы использовать GTS, надо
установить соответствующую опцию в Implemantetion Property и в схеме на пин GTS поставить
IBUFG. Посмотрите для верности ds054.pdf.
Буду рад, если чем-то помог.
Для просмотра полной версии этой страницы, пожалуйста, пройдите по ссылке.
Invision Power Board © 2001-2025 Invision Power Services, Inc.