Возникла необходимость разработать цифровой синхронный детектор, общая схема такая:
"Передающая" часть: генератор синуса 0-2Мгц (стабильность частоты 0.1ппм в комнате), ЦАП, программируемый аттенюатор, усилитель мощности
"Приемная" часть: программируемые усилители, АЦП (2 канала), регулируемая задержка, IQ демодулятор, НЧ-фильтр програмируемый, выход на контроллер.
Разрядность системы не меньше 14бит, 16 лучше.
Сначала собирался делать основную часть на ПЛИС. Живу немного в стороне от RF-дизайна, поэтому о существовании готовых чипов DDC узнал только недавно. В них уже есть все необходимое и не нужно разрабатывать прошивку для ПЛИС. Проблема только в том, что DDS генератор у них встроен вовнутрь и сигнал опорной частоты из него наружу не вытянуть. Есть ли какие-нибудь решения этой задачи? И вообще, не изобретаю ли я велосипед?