Помощь - Поиск - Пользователи - Календарь
Полная версия этой страницы: DSSS demodulation
Форум разработчиков электроники ELECTRONIX.ru > Программируемая логика ПЛИС (FPGA,CPLD, PLD) > Работаем с ПЛИС, области применения, выбор
alter
Пришлось столкнуться с ШПС - модуляция-демодуляция сигналов с прямым расширением спектра.Что-то никак не разберусь.

Вид модуляции QPSK, OQPSK.
Хотелось бы оцифроваться на ПЧ и всю обработку сделать в FPGA.
А непонятно вот что - как происходит тактовая синхронизация в демодуляторе DSSS.
Ну, насколько я понимаю последовательность действий такова:

1. Расквадратуриваем, сносим в ноль --> имеем квадратуры I и Q следующие с частотой 2*Fchip (я всё правильно говорю???)
2. Понятно,что далее вроде должен стоять блок под названием despresder, который из себя представляет коррелятор. Вот вопрос - на какой частоте он работает - на 2*Fchip (отсчеты на 2*Fchip умножаются на ПСП с частотой Fchip)?
3. Далее обнаружитель (как я понимаю компаратор сравнивающий с неким порогом) выход которого должен как-то управлять (подстраивать) частотой Fchip.
4. демодулятор QPSK.

И как это всё завязано, что-то не очень укладывается в голове (тактовая синхронизация)...

Никто не сталкивался с такими системами?
Pham Thanh Giang
В www.altera.com есть DSSS Modem Reference Design
Для просмотра полной версии этой страницы, пожалуйста, пройдите по ссылке.
Invision Power Board © 2001-2025 Invision Power Services, Inc.