Характеристики 16500C:
- Модульная система (пять слотов для подключения плат-модулей)
- 9-дюймовый цветной экран
- Touchscreen (можно отключать)
- 3.5 дюймовый дисковод (DOS format)
- 540 Mbyte жесткий диск
- возможность одновременной синхронной работы устройств, установленных в слотах майнфрейма
- Интерфейсы: HP-IB, RS-232-C, parallel printer, LAN (10BaseT, 10Base2)
- Возможно подкючения стандартной PS2 клавиатуры и PS2 мыши
- поддержка NFS, ftp, telnet и X Window
Про 16500С можно почитать здесь.
В майнфрейме установлена плата 16532A:
- двухканальный осциллограф
- полоса: dc to 250 MHz (real time, dc-coupled)
- Частота дискретизации: до 1 GSPS
- разрядность АЦП: 8-bit
- память на 8000 сэмплов
- входное сопротивление: 1 МОм или 50 Ом
- входная емкость: ~7pF
Про 16532A можно почитать здесь.
В комплекте пробников нет, не хватает 3-х Фальшпанелей!
Присылайте предложения, предварительная цена $1400 (майнфрейм + плата осциллографа).
Если интересно, то за дополнительную сумму могу в майнфрейм
установить плату 16555A (логический анализатор, 68 каналов,
110 MHz state, 500 MHz timing, память на 1 миллион сэмплов):
- 110-MHz state and 500-MHz timing acquisition speed
- 64 data channels/4 clocks channels
- Variable setup/hold time, 3.5-ns window
- External arming to and from other modules through the intermodule bus
- 1-M deep memory on all channels with 2 Mbytes in half-channel modes
- Marker measurements
- 12 levels of trigger sequencing for state and 10 levels of sequential
triggering for Timing
- Both state and timing analyzers can use 10 pattern resource terms, two
range terms, and two timer/counters to qualify and trigger on data. The
timing analyzer also has two edge terms available
- Time (8-ns resolution) and number-of-qualified-states tagging
- Full programmability
- Mixed State/Timing and State/State (interleaved) display
- Waveform display
Про 16555A Можно почитать здесь.
В комплекте нет кабелей для подключения к POD и нет клипс для подключения
к отлаживаемой системе. Чтобы было понятно, как анализатор подключается к
исследуемой системе можно почитать Probing Solution for Logic Analyzers