Помощь - Поиск - Пользователи - Календарь
Полная версия этой страницы: Не грузится плис
Форум разработчиков электроники ELECTRONIX.ru > Программируемая логика ПЛИС (FPGA,CPLD, PLD) > Работаем с ПЛИС, области применения, выбор
tims
Не хочет. Все подключено по даташитам. На 0 флеш стоит 0 на CS(DONE) и не меняется. Странный CSO с нее на 1 флеш - оканчивается прямо в данных (DIN на ПЛИС). Что такое ?

сигналы - Нажмите для просмотра прикрепленного файла

из доков - Нажмите для просмотра прикрепленного файла
MrYuran
Цитата(tims @ Jul 17 2008, 14:02) *
Не хочет. Все подключено по даташитам. На 0 флеш стоит 0 на CS(DONE) и не меняется. Странный CSO с нее на 1 флеш - оканчивается прямо в данных (DIN на ПЛИС). Что такое ?

DONE не ставится - значит нет конца конфигурации.
"Странный CSO" - CEO наверно имелся в виду? А чего странного? Одна флешь выгрузилась, разрешила вторую. Как раз посредине и должно быть.
hitower1
tims как говорит один местный товарищ все телепаты в отпуске, но постараюсь smile.gif

Разделите Вашу задачу на несколько частей.

Проверьте прошивку: на коректность и вообще работоспособнось
убедитесь в целостности сигналов JTAG от источника до получателя(прозвоните)
прогружается ли Ваша ПЛИС через JTAG без флэшки
Проверьте сами микросфемы флэш
Если есть программатор прошейте флеш на нем и попробуйте ее
Ну а далее по ситуации
tims
Разделите Вашу задачу на несколько частей.

Проверьте прошивку: на коректность и вообще работоспособнось
убедитесь в целостности сигналов JTAG от источника до получателя(прозвоните)
прогружается ли Ваша ПЛИС через JTAG без флэшки
Проверьте сами микросфемы флэш
Если есть программатор прошейте флеш на нем и попробуйте ее
Ну а далее по ситуации

Вернулся из отпуска с Полярного Урала к тем-же проблемам.
Прошивка по JTAG грузится и работает. Флешки пишутся нормально по JTAG, но по FPGA не загружаются.
Прикладываю диаграмку сигналов полную:
Нажмите для просмотра прикрепленного файла

Вернулся из отпуска с Полярного Урала к тем-же проблемам.
По JTAG все грузится и работает.Флешки пишутся и проверяются.Плис работает. Но по FPGA не грузится.

Полная картинка :Нажмите для просмотра прикрепленного файла


sad.gif

Что-то не вижу своего сообщения в теме, а когда открываю последнее сообщение - то вижу... 07.gif
Поэтому два раза кинул картинку...
Михаил_K
Цитата(tims @ Aug 19 2008, 12:09) *
Разделите Вашу задачу на несколько частей.

Проверьте прошивку: на коректность и вообще работоспособнось
убедитесь в целостности сигналов JTAG от источника до получателя(прозвоните)
прогружается ли Ваша ПЛИС через JTAG без флэшки
Проверьте сами микросфемы флэш
Если есть программатор прошейте флеш на нем и попробуйте ее
Ну а далее по ситуации

Вернулся из отпуска с Полярного Урала к тем-же проблемам.
Прошивка по JTAG грузится и работает. Флешки пишутся нормально по JTAG, но по FPGA не загружаются.
Прикладываю диаграмку сигналов полную:
Нажмите для просмотра прикрепленного файла

Вернулся из отпуска с Полярного Урала к тем-же проблемам.
По JTAG все грузится и работает.Флешки пишутся и проверяются.Плис работает. Но по FPGA не грузится.



Полная картинка :Нажмите для просмотра прикрепленного файла
sad.gif

Что-то не вижу своего сообщения в теме, а когда открываю последнее сообщение - то вижу... 07.gif
Поэтому два раза кинул картинку...


Вы бы свою электрическую схему прицепили. Давно пользую эти флешки, никаких проблем.
Кстати, при создании файлов для флешек, если у вас их несколько, создаются несколько файлов. Вы их не перепутали местами?
tims
Цитата(Михаил_K @ Aug 19 2008, 13:38) *
Вы бы свою электрическую схему прицепили. Давно пользую эти флешки, никаких проблем.
Кстати, при создании файлов для флешек, если у вас их несколько, создаются несколько файлов. Вы их не перепутали местами?


Вот кусок из схемки.

Нажмите для просмотра прикрепленного файла

Файлы менял местами - не помогает. Может CCLK согласовывать надо или частоту понизить? А как это сделать ?
Михаил_K
Цитата(tims @ Aug 26 2008, 16:04) *
Вот кусок из схемки.

Нажмите для просмотра прикрепленного файла

Файлы менял местами - не помогает. Может CCLK согласовывать надо или частоту понизить? А как это сделать ?


Вроде нормально.
Но вот что бросается в глаза, так это резистор на ножке DONE. Обычно мы используем для утяжки на DONE 330 Ом. А на остальные сигналы 4.7К. У вас я так понял они одинаковые.

И еще, можно к приведенным диаграммам добавить INIT?

Кстати, проверьте, при генерации битового потока для флешек, нужно в качестве синхросигнала для старапа выбрать CCLK.
А скорость загрузки задается также при генерации битового потока.
solomon1000
Здравствуйте! А у меня другая проблема... Перед загрузкой ПЛИС XCV100E-7PQ240 в IMPACTе появляется надпись DONE did not low ( то есть в DONE в "1") и загрузка не начинаясь пишет ошибку...
Сталкивался кто-либо с такой проблемой?

С уважением Александр.
Для просмотра полной версии этой страницы, пожалуйста, пройдите по ссылке.
Invision Power Board © 2001-2025 Invision Power Services, Inc.