Помощь - Поиск - Пользователи - Календарь
Полная версия этой страницы: Virtex4 LX25 проблема в работе с входными сигналами
Форум разработчиков электроники ELECTRONIX.ru > Программируемая логика ПЛИС (FPGA,CPLD, PLD) > Работаем с ПЛИС, области применения, выбор
Andrey_GTI
ПЛИС на стандартной плате развития Memec DS-BD-V4LX25LC, использую 3 вывода из 7 Банка запитанного на 3.3В, подключаю программатор AVRISPmkII, проблема в том что по осциллографу на линиях идет меандр от 0 до 3.3В а проект ни каких перепадов не видит выдавая постоянный ноль, никаких фронтов не ловит. Что делать ?
Leka
Цитата(Andrey_GTI @ Oct 28 2008, 20:54) *
ПЛИС на стандартной плате развития Memec DS-BD-V4LX25LC, использую 3 вывода из 7 Банка запитанного на 3.3В, подключаю программатор AVRISPmkII, проблема в том что по осциллографу на линиях идет меандр от 0 до 3.3В а проект ни каких перепадов не видит выдавая постоянный ноль, никаких фронтов не ловит. Что делать ?

Я бы для начала переконфигурировал выводы на выход и выдал тестовый меандр(те создал бы отладочный проект).
Andrey_GTI
постоянную единицу выводил - выводится.. попробую еще меандр
Andrey_GTI
Проблема решена, оказалось что маркировка НЕКОТОРЫХ выводов на плате не совпадает с реальной распиновкой (реальная распиновка совпадает с PDF описанием к плате).
Для просмотра полной версии этой страницы, пожалуйста, пройдите по ссылке.
Invision Power Board © 2001-2025 Invision Power Services, Inc.