Помощь - Поиск - Пользователи - Календарь
Полная версия этой страницы: sodimm sdram, ~cs0, ~cs1 сигналы.
Форум разработчиков электроники ELECTRONIX.ru > Программируемая логика ПЛИС (FPGA,CPLD, PLD) > Работаем с ПЛИС, области применения, выбор
gosha
Никогда sdram не занимался.

Вопрос: судя по схеме datasheet sodimm micron.com, ~cs0, ~cs1 выбирают микросхемы памяти разрядов данных [63:32]/[31:0] .

Но, по исходникам контроллера sdram fpga altera на ~cs0/~cs1 направляется старший разряд шины адреса mk. Преобразование sdram_dq[63:0] - > data_bus[31:0] происходит за 2 такта вне зависимости от ~cs0/~cs1.

Что понял не так? Пропадаю.
http://download.micron.com/pdf/datasheets/...C32_64x64HG.pdf
rokhan
Я лично так и не понял в чем вопрос. Что не так то?

Вы всё верно описали.

сs0/cs1 никакого отношения к преобразованию 64>32 не имеют, они лишь указываю на блок памяти с которым ты работаешь, по-этому и на них и приходиться старший разряд.

а преобразование 64->32 можно за 2,3,4 такта сделать ...за сколько захочешь.
gosha
Цитата(rokhan @ Dec 24 2008, 13:56) *
Я лично так и не понял в чем вопрос. Что не так то?

Вы всё верно описали.

сs0/cs1 никакого отношения к преобразованию 64>32 не имеют, они лишь указываю на блок памяти с которым ты работаешь, по-этому и на них и приходиться старший разряд.

а преобразование 64->32 можно за 2,3,4 такта сделать ...за сколько захочешь.


Вопрос: ~cs0/~cs1 выбырают старшее / младшее 32- разрядное слово на 64 битной шине данных? Что, вро- де бы, на схеме электрической .pdf изображено.

Судя по altera appnotes, это не так. При подаче '0' на любой rank (cs0/cs1) получаем/пишем все 64 бита.
rokhan
неее ЦС0 и ЦС1 выбирают до 128М или после память просто делиться на low mem and high mem

и ВСЕГДА 64 бита
Для просмотра полной версии этой страницы, пожалуйста, пройдите по ссылке.
Invision Power Board © 2001-2025 Invision Power Services, Inc.