Помощь - Поиск - Пользователи - Календарь
Полная версия этой страницы: Поведение AD7716
Форум разработчиков электроники ELECTRONIX.ru > Аналоговая и цифровая техника, прикладная электроника > Вопросы аналоговой техники
Firer
Интересно, много еще кто выявил эту странность:
AD7716 - 4 канальный сигма-дельта АЦП.
Режим Slave.
При считывании данных следует опускать сигнал RFS в 0. Это очевидно из даташита. Но при всем при этом на выходе данных все время лог. 0. И данные не идут.
Все начинает работать, если после поднятия RFS в 1 один раз дернуть SCLK (вверх и вниз).
В системах с сигнальным процессором это не заметно, т.к. на SCLK всегда импульсы.
Если же вы управляете программно последовательным интерфейсом, на грабли скорее всего наступите.
Наступал 3 раза с интервалом в 1 год, каждый раз терял по неделе.
Вот изложил наболевшее.
Может кто предложит аналогичную микросхему, от другого производителя?
Major
Цитата(Firer @ Jul 4 2005, 18:25)
Все начинает работать, если после поднятия RFS в 1 один раз дернуть SCLK (вверх и вниз).
В системах с сигнальным процессором это не заметно, т.к. на SCLK всегда импульсы.
Если же вы управляете программно последовательным интерфейсом, на грабли скорее всего наступите.
Наступал 3 раза с интервалом в 1 год, каждый раз терял по неделе.
Вот изложил наболевшее.
Может кто предложит аналогичную микросхему, от другого производителя?
*


Это не грабли, а невнимательность.
В таблице специально привдено время t27 (RFS Low to SCLK High Setup Time).
Думаете зачем ? Это время предустановки тригера. На картинке (Figure 4. Slave Mode Timing Diagram) все отлично и понятно нарисовано,Большенство схожих АЦП требует ранний RFS, т.е. за один период клока до данных.
Для просмотра полной версии этой страницы, пожалуйста, пройдите по ссылке.
Invision Power Board © 2001-2025 Invision Power Services, Inc.