Как-то читая про повышенное напряжение питания для CPLD у Xilinx наткнулся на формулу, по которой Xilinx рекомендовала оценивать уменьшение времени жизни микросхем в зависимости от увеличения напряжения.
Цитата(asen @ Jun 15 2009, 07:10)

вот думаю сразу выковыривать или нет ??
Могу конечно и ошибаться, но мне кажется, что Вы своими действиями несколько "состарили" Вашу ПЛИС, следовательно: если Ваша плата предназначена для лабораторных занятий, то тогда можно её пока не перепаивать (что-то мне подсказывает, что при таком начале работы, у Вас еще будут ситуации при которых ПЛИС прийдется страдать), ну а соответственно перепаять тогда, когда от каких-либо тестов ПЛИС издохнет или её окончательно запереглючит.
В тоже время, если это конкретное изделие должно
гарантированно работать без сбоев (т.е. предназначено для заказчика), то я настоятельно рекомендую после окончания всех экспериментов заменить ПЛИС, т.к. Вы жестко нарушили Absolute Maximum Ratings для вашей ПЛИС и производитель уже никак не гарантирует её работоспособность.