Помощь - Поиск - Пользователи - Календарь
Полная версия этой страницы: Вычислительная сложность реализации Приемника и Передатчика
Форум разработчиков электроники ELECTRONIX.ru > Цифровая обработка сигналов - ЦОС (DSP) > Алгоритмы ЦОС (DSP)
SFx
Стал вопрос по обоснованию сложности вычислительной сложности Приемника и Передатчика (цифровых, естественно).
Есть ли какие нормативы или общеприниятые соотношения ?
Как можно сравнить этот параметр?
Может быть как то привязать к реализации на ПЛИС?

кто что думает ?

Спасибо.
DRUID3
Наподобие сложности аналоговых приемников выраженной в транзисторах... Есть же схемы на одном транзисторе... Приемники и передатчики - это там где наука переходит в творчество. Не измерить дарование MIPS'ами и MFLOPS'ами biggrin.gif
SFx
Согласно
http://www.altera.com/products/ip/dsp/addi...dig-if-rec.html
и
http://www.altera.com/products/ip/dsp/modu...ov-dig-mod.html
можно оценить отношение вычислительной сложности приблизительно 3,5 раза (674 LE в модуляторе и 2400 LE в ресивере)

Вот нужно чтот то типа того только для более серьезного OFDM модулятора-демодулятора
DRUID3
Вы - забавный smile.gif ... Ну берете блок-схему "более серьезного" модема, требования к фильтрам, какую-нибудь программу моделирования фильтров и прикидываете.
...сначала вообще было не понятно о чем речь - может UWB-радаре или детской рации, теперь легче... Речь о OFDM-модеме, но остается вопрос, а насколько
Цитата
более серьезного
каков в MIPS'ах это дифференциал серьезности?
Кстати, чем несерьезна схема по Вашей ссылке?
SFx
Цитата(DRUID3 @ Jul 15 2009, 20:10) *
Кстати, чем несерьезна схема по Вашей ссылке?

ну это просто модулятор, и демодулято, а тут как бы нужно более широкое устройство с интерфесом, экволайзером, турбокодом и т.д.

мне более интересно на что можно сослать в этом расчете, на какие книги или источники...
Для просмотра полной версии этой страницы, пожалуйста, пройдите по ссылке.
Invision Power Board © 2001-2025 Invision Power Services, Inc.