Помощь - Поиск - Пользователи - Календарь
Полная версия этой страницы: Подскажите каким способом решить данную задачу
Форум разработчиков электроники ELECTRONIX.ru > Микроконтроллеры (MCs) > AVR
Aleksey.z
Подскажите каким способом решить данную задачу. Есть последовательная шина I2S (не путать с I2C) нужно организовать буфер чтения с этой шины.
Это нужно что бы развязать тактовые сигналы. Приемник и передатчик I2S будут тактироватся от своих кварцев соответственно нужно организовать какой то буфер, вот и думаю на чем это замутить. Есть много способов реализации данной задачи, то ли использовать DataFlash, толи DDR SDRAM в связке с AVR

Буфер нужен в принципе не большой, отклонения тактовых частот не больше 400ppm, работать девайс будет не долго.

Так же интересует механизм организации работы таким образом: контроллер анализирует оставшуюся свободную емкость памяти и останавливает пополнения буфера, то есть приемник и передатчик работают на разных частотах. Подскажите как подойти к решению данной задачи в общих чертах.
sergik_vrn
Цитата(Aleksey.z @ Aug 17 2009, 15:39) *
Подскажите каким способом решить данную задачу. Есть последовательная шина I2S (не путать с I2C) нужно организовать буфер чтения с этой шины.
Это нужно что бы развязать тактовые сигналы. Приемник и передатчик I2S будут тактироватся от своих кварцев соответственно нужно организовать какой то буфер, вот и думаю на чем это замутить. Есть много способов реализации данной задачи, то ли использовать DataFlash, толи DDR SDRAM в связке с AVR

Буфер нужен в принципе не большой, отклонения тактовых частот не больше 400ppm, работать девайс будет не долго.

Так же интересует механизм организации работы таким образом: контроллер анализирует оставшуюся свободную емкость памяти и останавливает пополнения буфера, то есть приемник и передатчик работают на разных частотах. Подскажите как подойти к решению данной задачи в общих чертах.

если устройство работает недолго, нужен ли ему буфер такого размера? справится ли dataflash по скорости? зачем вообще нужно хранение данных в энергонезависимой памяти, и не будет ли это из пушки по воробьям? или могут возникать сбои питания? если нужен буфер большого размера, почему именно SDRAM, а не SRАM например?
aaarrr
Цитата(Aleksey.z @ Aug 17 2009, 15:39) *
то ли использовать DataFlash, толи DDR SDRAM в связке с AVR

Все три слова не из той оперы.

Почему бы не подобрать процессор, имеющий на борту требуемые интерфейсы, или не использовать программируемую логику?
Aleksey.z
Цитата(sergik_vrn @ Aug 17 2009, 16:43) *
если устройство работает недолго, нужен ли ему буфер такого размера? справится ли dataflash по скорости? зачем вообще нужно хранение данных в энергонезависимой памяти, и не будет ли это из пушки по воробьям? или могут возникать сбои питания? если нужен буфер большого размера, почему именно SDRAM, а не SRАM например?


Вот мне как раз таки и нужно подсказать каким способом решить данную проблему что бы не получилось что из пушки по воробьям.

Каким образом на одном конце буфиризировать фреймовый протокол I2S а на другом считывать данные?

Цитата(aaarrr @ Aug 17 2009, 16:49) *
Все три слова не из той оперы.

Почему бы не подобрать процессор, имеющий на борту требуемые интерфейсы, или не использовать программируемую логику?


А как выглядит реализация на ПЛИС? Что то не встречал МК с интерфейсом I2S
aaarrr
Цитата(Aleksey.z @ Aug 17 2009, 17:06) *
А как выглядит реализация на ПЛИС? Что то не встречал МК с интерфейсом I2S

На ПЛИС в минимальном виде - CPLD + SRAM.

I2S есть у атмеловских и NXP'шных ARM'ов, например.
Bad0512
Цитата(Aleksey.z @ Aug 17 2009, 18:39) *
Подскажите каким способом решить данную задачу. Есть последовательная шина I2S (не путать с I2C) нужно организовать буфер чтения с этой шины.
Это нужно что бы развязать тактовые сигналы. Приемник и передатчик I2S будут тактироватся от своих кварцев соответственно нужно организовать какой то буфер, вот и думаю на чем это замутить. Есть много способов реализации данной задачи, то ли использовать DataFlash, толи DDR SDRAM в связке с AVR

Буфер нужен в принципе не большой, отклонения тактовых частот не больше 400ppm, работать девайс будет не долго.

Так же интересует механизм организации работы таким образом: контроллер анализирует оставшуюся свободную емкость памяти и останавливает пополнения буфера, то есть приемник и передатчик работают на разных частотах. Подскажите как подойти к решению данной задачи в общих чертах.

Если отклонения частот не слишком велики, то достаточно использовать фифошку на встроенных BRAM. А вообще что за задача если не секрет? Сдаётся мне что вы пытаетесь "изобрести" аудио ресэмплер. Так вот могу Вас порадовать - для таких задач есть специализированные микросхемы. Посмотрите к примеру у Crystal или TI.
Для просмотра полной версии этой страницы, пожалуйста, пройдите по ссылке.
Invision Power Board © 2001-2025 Invision Power Services, Inc.