Помощь - Поиск - Пользователи - Календарь
Полная версия этой страницы: HyperLynx + Z состояние
Форум разработчиков электроники ELECTRONIX.ru > Cистемный уровень проектирования > Электробезопасность и ЭМС
vugluskr
Задача классическая и здесь было две ветки по обсуждению, но я немного хочу вопрос расширить.
Итак, связка FPGA(spartan3e)-MCU(at91sam9xe)-SDRAM(samsung)-nand flash(samsung) Анализ целостности сигналов, поиск оптимальной конфигурации шины.
Шина работает так: ведущий всегда MCU, в данный момент времени мцу производит обмен данными только с одним из перечисленных абонентов, другие с помощью чип селектов отключаются (что эквивалентно переводу части пинов этих микросхем в Z состояние)
А теперь вопрос:
как наиболее верно/грамотно/корректно в LineSim описать висящего на шине абонента с "Z" состоянием?
cioma
Выбрать тип буфера output-high-z или input
Для просмотра полной версии этой страницы, пожалуйста, пройдите по ссылке.
Invision Power Board © 2001-2025 Invision Power Services, Inc.