Помощь - Поиск - Пользователи - Календарь
Полная версия этой страницы: Вопрос по HyperLynx 8.0
Форум разработчиков электроники ELECTRONIX.ru > Печатные платы (PCB) > Разрабатываем ПП в САПР - PCB development
igoris
Добрый день. Прошу помощи.
Имеется 12 слойная плата, стоят 2 алтеры и 8 АЦП, по Top'у и Bot’у разведены LVDS. Слои под Top'ом и Bot’ом plane GND. LVDS работают на 480 MHz.
Подгружаю в HyperLynx 8.0 IBIS модели, полученные от производителя, и пытаюсь симулировать. При симуляции некоторые пары работают как надо, а некоторые инверсно. Причем непонятно от чего это зависит, на всех АЦП они то нормальные, то нет. Не прослеживается никакой зависимости. Пробовал менять разводку, не помогло. Вырезал все внутренние слои, оставил только Top, Bot и 2 GND - ничего не поменялось. Может я, что не так делаю???

Нажмите для просмотра прикрепленного файла Нажмите для просмотра прикрепленного файла
Igor_S
Когда Вы выбираете компонент на ваделенном нете, открывается окно "Assign Models", сверху - "Buffer Settings", есть для выхода 2 опции - "Output" и "Output Inverted".
Посмотрите, все ли драйверы имеют одинаковые установки
igoris
Проверял, в этом месте всё правильно. Даже если специально поменять их местами, сигнал всё равно инверсный
Для просмотра полной версии этой страницы, пожалуйста, пройдите по ссылке.
Invision Power Board © 2001-2025 Invision Power Services, Inc.