Помощь - Поиск - Пользователи - Календарь
Полная версия этой страницы: пополнение в 28-нм семействе:Cyclone V и Arria V
Форум разработчиков электроники ELECTRONIX.ru > Программируемая логика ПЛИС (FPGA,CPLD, PLD) > Работаем с ПЛИС, области применения, выбор
Страницы: 1, 2
des00
5CEA5 E144 48,000LE хачу, мне как раз нужен чип с ногами для 4-х канального приемника %)
Methane
Цитата(vadimuzzz @ Jan 24 2011, 16:24) *

Прелестно! Только от трех гигабит я фигел, а тут нате. Что же теперь делать?
Stewart Little
Цитата(Methane @ Jan 24 2011, 17:51) *
Что же теперь делать?

Запастись терпением sm.gif
Kuzmi4
Hard IP для DDR2/3 и LUTRAM - это уже интересно laughing.gif А Configuration via PCI Express (CvPCIe) вообще моЩно
А когда реально ожидаются выпуски в массы сего чЮда ?
vadimuzzz
Цитата(Kuzmi4 @ Jan 24 2011, 20:55) *
А когда реально ожидаются выпуски в массы сего чЮда ?

и почем, почем? sm.gif
Methane
Цитата(Kuzmi4 @ Jan 24 2011, 16:55) *
Hard IP для DDR2/3 и LUTRAM - это уже интересно laughing.gif А Configuration via PCI Express (CvPCIe) вообще моЩно
А когда реально ожидаются выпуски в массы сего чЮда ?

Я только боюсь что сделают свой дурной авалон, и кроме как чего подлезть к PCIe не получится. Или еще кошмарнее, только через соплик билдер.
des00
Цитата(Methane @ Jan 24 2011, 09:12) *
Я только боюсь что сделают свой дурной авалон, и кроме как чего подлезть к PCIe не получится. Или еще кошмарнее, только через соплик билдер.

если задаться целью, то можно раскидать соплик корку %)
vadimuzzz
Цитата(Methane @ Jan 24 2011, 21:12) *
Я только боюсь что сделают свой дурной авалон

что в нем дурного-то? шина как шина. спеки есть, чего еще надо?
Stewart Little
Цитата(Kuzmi4 @ Jan 24 2011, 17:55) *
А когда реально ожидаются выпуски в массы сего чЮда ?

Боюсь, что не скоро.
2012 год, не ранее (и то, если катаклизьма не случится sm.gif )
Скорее всего, сперва появится Arria V, потом Cyclone V

Но мне больше всего хочется писать кипятком от Hammerhead P (Arria с двумя аппаратными кортексами A8) - но это тоже не завтра... и если повар нам не врет sm.gif
Из вкусного, что на подходе - синтезируемое ядро MIPS32.
Еще пакетный процессор, о котором на форуме уже как-то упоминалось, то это штука слишком специфическая.
Так что ждем квартуса v11.0
des00
Цитата(Stewart Little @ Jan 24 2011, 09:41) *
Так что ждем квартуса v11.0

надеюсь с ним не получиться как с 10кой, а то до сих пор на 9.0сп2 сижу.
Adv
На пакетнрый процессор достать бы хоть какое-то предварительное описание. А то - ядро есть (в реж. бетты) и вроде попробовать можно, а с описанием - проблемы. Даже на Molson...... НУЖЕН. Очччень.
Methane
Цитата(vadimuzzz @ Jan 24 2011, 17:17) *
что в нем дурного-то? шина как шина. спеки есть, чего еще надо?

Что лажа какая-то будет.

У меня дофига написано для интерфейса дескриптор-дата. И мне бы не хотелось что-то менять.
torik
Цитата
Но мне больше всего хочется писать кипятком от Hammerhead P (Arria с двумя аппаратными кортексами A8) - но это тоже не завтра... и если повар нам не врет

Где, чё, ткните носом...
Methane
Цитата(torik @ Jan 24 2011, 19:46) *
Где, чё, ткните носом...

+1. Какая тактовая? 100 мегегерц?
vadimuzzz
Цитата(Methane @ Jan 24 2011, 23:16) *
У меня дофига написано для интерфейса дескриптор-дата. И мне бы не хотелось что-то менять.

кстати, под линуксом подняли?
Methane
Цитата(vadimuzzz @ Jan 25 2011, 01:40) *
кстати, под линуксом подняли?

10 - нет. Руководство решило сначала доделать ГУИ со всем остальным. Може оно и правильно. В любом случае я пока на ничего с квартусом и плисинами не делаю.
Stewart Little
Цитата(Methane @ Jan 24 2011, 20:57) *
+1. Какая тактовая? 100 мегегерц?

Все покрыто мраком конфиденциальности. Информации не много. Режим PM cool.gif
Stewart Little
Цитата(Adv @ Jan 24 2011, 19:47) *
А то - ядро есть (в реж. бетты) и вроде попробовать можно

Интересно, как Вы до этого ядра достучались?
Или референс дизайн для Qsys имеете??? wink.gif

Цитата(Adv @ Jan 24 2011, 19:47) *
а с описанием - проблемы.

Пожалуйте в PM

Цитата(Stewart Little @ Jan 24 2011, 18:41) *
Но мне больше всего хочется писать кипятком от Hammerhead P (Arria с двумя аппаратными кортексами A8)

По слухам, в миру это будут два новых семейства : Arria V SOC и Cyclone V SOC.

Цитата(Methane @ Jan 24 2011, 20:57) *
Какая тактовая? 100 мегегерц?

Кортексы там будут аппаратные, так что 100 МГц, имхо, это сильно пессимистично. sm.gif
Methane
Цитата(Stewart Little @ Jan 26 2011, 10:39) *
Кортексы там будут аппаратные, так что 100 МГц, имхо, это сильно пессимистично. sm.gif

http://www.arm.com/products/processors/cor...a/cortex-a8.php
Так сколько? Могли бы написать хотя бы что там будет.
Stewart Little
Цитата(Methane @ Jan 26 2011, 11:47) *
Так сколько? Могли бы написать хотя бы что там будет.

Как только узнаю - сразу напишу sm.gif
Sergey_Bekrenyov
У Xilinx на подобные ядра заявлена частота 800 МГц, если не ошибаюсь. Альтера догонит?
Stewart Little
Цитата(Stewart Little @ Jan 24 2011, 18:41) *
... Hammerhead P (Arria с двумя аппаратными кортексами A8)

Корректирую : Cortex планируется не A8, а А9 :
Цитата
As part of today's news, Altera unveiled it signed earlier this year an agreement with ARM Ltd. to license a range of technologies, including the Cortex-A9 microprocessor. Altera will deliver products that integrate hardened Cortex-A9 processor-based subsystems with 28-nm FPGA technology. More detailed information on these ARM processor-based devices will be made available in 2011.

Источник: http://www.fpgaworld.com/modules.php?name=...cle&sid=346
Stewart Little
Цитата(Sergey_Bekrenyov @ Jan 26 2011, 16:48) *
У Xilinx на подобные ядра заявлена частота 800 МГц, если не ошибаюсь. Альтера догонит?

Думаю, что таки да sm.gif :

Processor architecture:
■ Dual ARM Cortex-A9MP multicore processor
■ Up to 800 MHz, 4000 DMIPS performance
■ Supports symmetric multiprocessing (SMP) and
asymmetric multiprocessing (AMP)
■ Each processor includes:
■ 32 KB I and 32 KB D caches with parity
■ NEON media processing engine
■ Single and double precision floating point unit
■ Private timer
■ Private watchdog
■ Snoop control unit for cache coherency
■ Acceleration Coherency Port (ACP) for coherent memory
access between the FPGA logic and processor cache
■ 512 KB of shared L2 cache with ECC
■ Global timer
■ General interrupt controller
■ CoreSight instruction trace

подробности в ..\upload\FPGA\_Altera_\ahb.zip (пароль - мой ник).
Только большая просьба - не выкладывать в открытый доступ!!!
Methane
Цитата(Stewart Little @ Feb 14 2011, 13:58) *
Думаю, что таки да sm.gif :

Processor architecture:
■ Dual ARM Cortex-A9MP multicore processor
■ Up to 800 MHz, 4000 DMIPS performance

Маловато будет. TI уже делает на полтора гига.
dinam
Сегодня нашел datasheet на сайте.
des00
2 Stewart Little
А куда делись TQFP корпуса для сыклона 5 ? оставили только BGA %(

Цитата(dinam @ Oct 13 2011, 21:19) *
Сегодня нашел datasheet на сайте.

умножители медленные %( 250МГц на I7 %(
DmitryR
А вы чего хотели, 400? Так Стратиксы тоже ведь надо продавать как-то sm.gif А с QFP это они погорячились, да. Но увы и ах: это общая тенденция. Молимся, чтобы на LGA не перешли.
des00
Цитата(DmitryR @ Oct 14 2011, 00:58) *
А вы чего хотели, 400? Так Стратиксы тоже ведь надо продавать как-то sm.gif А с QFP это они погорячились, да. Но увы и ах: это общая тенденция. Молимся, чтобы на LGA не перешли.

ну глупо делать память на 300-350 МГц и к ней в пару ставить дсп блоки на 200-250, при этом вводя быструю логику (до 400МГц) с возможностью сложения 3-х чисел за такт.

но а вообще да, будь сыклон 5 ый быстрее и сбалансирование, то он деклассиовал бы стратиксы 1/2/3 %)

А по QFP "плачу" теперь, у меня были под них хорошие перспективы...
maksimp
И про JTAG в Cyclone V там ещё такое написано:
Цитата
You must not invoke the following private instructions at any instance:
11 0001 0000
00 1100 1001
11 0001 0011
11 0001 0111
01 1110 0000
11 1011 0011
00 1110 0101
00 1110 0110
00 0010 1010
00 0010 1011
These private instructions can potentially damage the device, rendering the device
useless. If you require the use of these instructions, contact Altera® Applications.

Страшновато как-то. Интересно, что это за инструкции?

А микросхемы с встроенными Cortex ядрами идут в маленьком корпусе на просто BGA, а только с шагом 0,8 мм (U484), Вариант с шагом 1,0 мм есть только для самого большого корпуса (F896).
blackfin
Цитата(maksimp @ Oct 16 2011, 15:06) *
Страшновато как-то. Интересно, что это за инструкции?

"Закладка" на случай вооруженного конфликта с потенциальным противником всемирной $ демократии..

Вызов инструкции, ессно, remote и по TCP/IP..
dinam
Цитата(dinam @ Oct 14 2011, 09:19) *
Сегодня нашел datasheet на сайте.
Обновили документик.
ViKo
По-моему, Cyclone V - это уже не циклон. Это кто-то из Xilinx перебежал в Altera вместе с идеями.
arexol
когда можно продавать то ?sm.gif
ViKo
Цитата(arexol @ Nov 10 2011, 10:32) *
когда можно продавать то?

Покупать, вы хотели сказать? Или вы хотите продавать, но ждете команды? sm.gif
Мне интересно, стоит ли сейчас закладывать в разработку. Или подождать.
И цену скажите.
VslavX
Цитата(ViKo @ Nov 10 2011, 11:05) *
И цену скажите.

Присоединяюсь к вопросу. Хотя бы порядок цен.
Если младшие с GTX будут как и C_IV в районе $30, то - "вау" sm.gif
dxp
Цитата(ViKo @ Nov 10 2011, 14:35) *
По-моему, Cyclone V - это уже не циклон. Это кто-то из Xilinx перебежал в Altera вместе с идеями.

Это откуда такой вывод?
torik
Надо, чтобы альтера техасовский сигнальник встроила внуть, восьмиядерный конечно. И чтобы 4 64-ёх разрядных DDR3 подключалось, а лучше тоже было бы внутри (типа модуль такой). Но не забываем при этом про on-chip память от 16-и МБайт...
ViKo
Цитата(dxp @ Nov 10 2011, 14:54) *
Это откуда такой вывод?

После листания хэндбука.
Вместо (о, не вместо, а вместе с) обычных ЛЭ с 4-входовой ЛУТ теперь будут ALM c 8-входовой таблицей, на которой можно делать распределенную память, 4-мя триггерами.
А еще - динамическая и частичная реконфигурация. И много памяти.
Еще добавлю - DSP блоки, fractional PLL.
des00
Цитата(ViKo @ Nov 10 2011, 07:28) *
После листания хэндбука.
Вместо обычных ЛЭ с 4-входовой ЛУТ теперь будут ALM c 8-входовой таблицей, на которой можно делать распределенную память, 4-мя триггерами.
А еще - динамическая и частичная реконфигурация.

кхм, хотя бы стратикс 3 ий посмотрели бы
ViKo
Цитата(des00 @ Nov 10 2011, 16:32) *
кхм, хотя бы стратикс 3 ий посмотрели бы

хммм, я про Циклоны речь веду
des00
Цитата(ViKo @ Nov 10 2011, 07:36) *
хммм, я про Циклоны речь веду

и что ? фирма альтера не может портировать архитектуру, обкатанную на стратиксах3,4,5 ариях 1/2 на сыклон5?

UPD. вру немного, ALM были уже на вторых стратиксах
ViKo
Цитата(des00 @ Nov 10 2011, 16:42) *
фирма альтера не может портировать архитектуру, обкатанную на...

Мне эти новшества кажутся достаточно важными, чтобы сказать, что это уже не Циклон.
dxp
Цитата(ViKo @ Nov 10 2011, 20:28) *
После листания хэндбука.
Вместо (о, не вместо, а вместе с) обычных ЛЭ с 4-входовой ЛУТ теперь будут ALM c 8-входовой таблицей, на которой можно делать распределенную память, 4-мя триггерами.
А еще - динамическая и частичная реконфигурация. И много памяти.
Еще добавлю - DSP блоки, fractional PLL.

ALM'ы были уже в Statix II, коий появился уже очень давно. А по вашей логике и Spartan6 - уже не спартанец. Циклон или не циклон определяется бюджетностью семейства ПЛИС, но совершенно не ограничивает его в развитии.
Builder
Цитата(ViKo @ Nov 10 2011, 16:28) *
После листания хэндбука.
Вместо (о, не вместо, а вместе с) обычных ЛЭ с 4-входовой ЛУТ теперь будут ALM c 8-входовой таблицей, на которой можно делать распределенную память, 4-мя триггерами.
А еще - динамическая и частичная реконфигурация. И много памяти.
Еще добавлю - DSP блоки, fractional PLL.
Ксалинкс тут не причём. Я как-то просил узнать человека, переодически бывающего на семинарах с людьми от альтеры, почему они такие фичи как у ксанинскса н еделают (типа перечисленных). Ему говорили что-то типа того, что на тот момент их разработчики посчитали что эти фичи не так нужны, мол они в чём-то другом выигрывают. Т.е. вопрос баланса.
Сейчас видимо решили что баланс другой, вот и сделали по другому...
pikar
Интересно, можно ли будет на Циклоне с 2-ядерным Cortex-A9 завести Windows 8?
alexadmin
Цитата(pikar @ Nov 23 2011, 13:28) *
Интересно, можно ли будет на Циклоне с 2-ядерным Cortex-A9 завести Windows 8?


И на нем запустить Quartus biggrin.gif
Мур
Я под сильным впечатлением от Qsys и примочки к Кортексу А9 с SIMD архитектурой. У Ксайлинкса нет такого...
vitan
Цитата(Stewart Little @ Feb 14 2011, 15:58) *
подробности в ..\upload\FPGA\_Altera_\ahb.zip (пароль - мой ник).

Его там больше нет. sad.gif Можно еще раз?

ЗЫ. Вот тут сказали, что осенью будут чипы с cortex-a9. Поддержка - начиная с квартуса 12.
Wic
Увидел на сайте альтеры появились в продаже Cyclone 5 версии C8. Когда стоит ждать I серию, и на какой speed grade у нее можно будет рассчитывать?
Для просмотра полной версии этой страницы, пожалуйста, пройдите по ссылке.
Invision Power Board © 2001-2025 Invision Power Services, Inc.