Помощь - Поиск - Пользователи - Календарь
Полная версия этой страницы: CLOCK CORRECTION MECHANISM AURORA GTP VIRTEX 5
Форум разработчиков электроники ELECTRONIX.ru > Программируемая логика ПЛИС (FPGA,CPLD, PLD) > Работаем с ПЛИС, области применения, выбор
gutzzz
Люди добрые, помогите!
У меня такая проблема - используем готовое ядро от Xilinx AURORA v5.2. На платах для опорных частот приемопередатчиков Rocket IO GTP используются локально установленные кварцевые генераторы Epson EG-2121 с нестабильностью частоты 50 ppm. Разность частот должен помочь устранить механизм Clock Correction, но он не устраняет - входной буфер приемника одного из приемопередатчиков регулярно переполняется.
Может кто-нибудь сталкивался с этой проблемой и знает как ее решать?
Krys
А что конкретно делает этот механизм Clock Correction? Приведите, пожалуйста, доку и номер страницы.
gutzzz
ug196 - Rocket IO GTP Transciever User Guide начиная со страницы 174
Aurora core user guide
Для просмотра полной версии этой страницы, пожалуйста, пройдите по ссылке.
Invision Power Board © 2001-2025 Invision Power Services, Inc.