Помощь - Поиск - Пользователи - Календарь
Полная версия этой страницы: dxp2004sp2 -some bug?(+)
Форум разработчиков электроники ELECTRONIX.ru > Печатные платы (PCB) > Разрабатываем ПП в САПР - PCB development > Altium Designer, DXP, Protel
mux
вижу проблемму -думаю что не моя smile.gif в приложенном файле показанна трасировка с выхода 15вольтового стабилизатора сразу на вход и выход следующего 5ти вольтового blink.gif -в схематике этого нет ! -возникает это при коплиляции в pcb
моет кто знает в чём "прокол"???
Yuri Potapoff
Цитата(mux @ Oct 17 2005, 17:28)
вижу проблемму -думаю что не моя smile.gif  в приложенном файле показанна трасировка с выхода 15вольтового стабилизатора сразу на вход и выход следующего 5ти вольтового  blink.gif  -в  схематике этого нет ! -возникает это при коплиляции в pcb
моет кто знает в чём "прокол"???
*


Если на схеме соединения нет. То проверьте имена цепей если они одинаковы, то естественно на PCB все соединяется. Если имена одинаковы, проверяйте, нет ли в стабилизаторе признака tie?
mux
Цитата(Yuri Potapoff @ Oct 17 2005, 17:49)
Цитата(mux @ Oct 17 2005, 17:28)
вижу проблемму -думаю что не моя smile.gif  в приложенном файле показанна трасировка с выхода 15вольтового стабилизатора сразу на вход и выход следующего 5ти вольтового  blink.gif  -в  схематике этого нет ! -возникает это при коплиляции в pcb
моет кто знает в чём "прокол"???
*


Если на схеме соединения нет. То проверьте имена цепей если они одинаковы, то естественно на PCB все соединяется. Если имена одинаковы, проверяйте, нет ли в стабилизаторе признака tie?
*



на схеме соединения нет - ну чё ж я не посмотрел бы?
именна цепей разные -и это видно и по приложенному файлу
а вот tie это где подсмотреть ?? smile.gif
Yuri Potapoff
Цитата(mux @ Oct 17 2005, 17:55)
а вот tie это где подсмотреть ?? smile.gif
*


В схеме двойной клик на компоненте и смотрите параметр Type.

Киньте мне в мыло схему и плату.
mux
Цитата(Yuri Potapoff @ Oct 17 2005, 22:57)
Цитата(mux @ Oct 17 2005, 17:55)
а вот tie это где подсмотреть ?? smile.gif
*


В схеме двойной клик на компоненте и смотрите параметр Type.

Киньте мне в мыло схему и плату.
*




type =standard
в форме предложенной через форум не могу приаттачить файл к посланию sad.gif
Zeroom
Попробуйте поудалять из PCB тупящие элементы... или перерисуйте заново кусок схемы с этими элементами... а еще посмотрите скрытые пины, может там что не так присоединено... Блин, теряюсь в догадка что это такое может быть... wacko.gif
Yuri Potapoff
Цитата(Zeroom @ Oct 19 2005, 12:36)
Попробуйте поудалять из PCB тупящие элементы... или перерисуйте заново кусок схемы с этими элементами... а еще посмотрите скрытые пины, может там что не так присоединено... Блин, теряюсь в догадка что это такое может быть...  wacko.gif
*


Проверил ваш файл. Ошибки нет ни в исходном pcb, ни в исходной схеме, ни в pcb обновленном по схеме. VCC15 не замыкается на VCC5 в районе элемента U6.

Чудеса у вас какие-то.
Mike
Однажды встречалась подобная проблема, под выводом остался очень маленький кусочек другой цепи, к нему и тянулась связь, а кусочек цепи был в другой сетке и невозможно выло его подсветить пока не отцепил курсор от сетки.
Владимир
Ни разу не было такой ситуации. Можно ли и мне для тестирования скинуть примерчик
Orc
Цитата(Mike @ Oct 24 2005, 21:54)
Однажды встречалась подобная проблема, под выводом остался очень маленький кусочек другой цепи, к нему и тянулась связь, а кусочек цепи был в другой сетке и невозможно выло его подсветить пока не отцепил курсор от сетки.
*

Кстати, эти кусочки автоматом удалить можно?
Mike
Владимир эта ситуация встретилась однажды, была устранена и никакого примера не осталось. Как я предполагаю она возникла в результате множества перемещений и поворотов при груповой выборке.
Orc Автоматически устранять не пробовал, ручками убрал и поехач дальше. Хотя понять как можно устранять такие ситуации автоматом былобы полезно. Они хотя и редко встречаются но очень неприятны и отнимают много сил, времени и внимания.
Kiwi
А после компиляции схема никаких ошибок не выдает ? или проверить еще раз матрицу соединений.
Еще вариант - сгенерировать со схемы Netlist потом сделать импорт его на PCB.
Yuri Potapoff
Цитата(Kiwi @ Oct 26 2005, 13:56)
Еще вариант - сгенерировать со схемы Netlist потом сделать импорт его на PCB.
*


Он же в протеле работает. В версии DXP и выше нет такой функции.
Kiwi
А где же тогда схема находиться если не в редакторе схем. По крaйней мере в Протеле99 такая функция существует, да и в DXP по моему тоже есть смотри Design-Netlist.
Kiwi
Да действительно Netlist нельзя импортировать в 2004 версии. Но есть похожая функция взамен.Можно сгенирировать Netlist со схемы и PCB - Design-Netlist и сравнить их. Далее выбираем опцию Design-Show Difference, в следующем появившемся окне надо тикнуть слева в нижнем углу точно не помню так как нет перед глазами Протела , потом появляется окно где нужно выбрать файлы которые мы сравниваем, то есть наши нетлисты. также можно сравнивать схемы и PCB таким же способом.
Kiwi
Это баг или только у меня. Когда в рулсах задаю клеаранс для полигона выдает ошибку а именно - когда первый объект выбран как All а для полигона используем Query Builder-Object Kind is - Poly получаем query (IsPolygon). Но когда вводим этот рул выдает ошибку что рул не правилен. Хотя если изменить query на (InPolygon) которого в опциях нету, все проходит нормально.
Для просмотра полной версии этой страницы, пожалуйста, пройдите по ссылке.
Invision Power Board © 2001-2025 Invision Power Services, Inc.