Помощь - Поиск - Пользователи - Календарь
Полная версия этой страницы: Раздельная память в Microblaze
Форум разработчиков электроники ELECTRONIX.ru > Программируемая логика ПЛИС (FPGA,CPLD, PLD) > Системы на ПЛИС - System on a Programmable Chip (SoPC)
xor.kruger
Доброго времени суток!
Имеется следующие вещи: Microblaze, XILINX ISE 13.2, Spartan 6 (LX150T), 2 микросхемы памяти 1Gb (MT47H64M16). Первая микросхема памяти подключена к первому банку ПЛИС, а вторая к пятом.
Вопрос: можно ли настроить ядро Microblaze так, что он бы под свои "внутренние нужды" использовал только одну микросхему памяти, а во вторую микросхему вообще не трогал.

Заранее благодарен за любой ответ ! sm.gif
Чиповод
Легко!

Если Вы используете для доступа к памяти корку axi_s6_ddrx, то там прямо такой человекоприятный gui, где можно и банк выбрать и тип микросхемы и все остальное. А ядро Microblaze настраивать не надо, разве что проверить скрипт для линкера, куда какой код загружать.
Для просмотра полной версии этой страницы, пожалуйста, пройдите по ссылке.
Invision Power Board © 2001-2025 Invision Power Services, Inc.