Помощь - Поиск - Пользователи - Календарь
Полная версия этой страницы: Согласование PCI и 3.3V LVCMOS/LVTTL
Форум разработчиков электроники ELECTRONIX.ru > Сайт и форум > В помощь начинающему > Схемотехника
Владимир_О
Доброго времени суток!

Приходится использовать CPLD MAX II, которая не поддерживает i/o стандарт PCI, но поддерживает, естественно 3.3V LVCMOS/LVTTL.

Вопрос в следующем - как с минимальными усилиями согласовать эти уровни (какие внешние компоненты необходимо использовать)?

даташит на MAXII гласит

"Note to Table 2–4:
(1) The 3.3-V PCI compliant I/O is supported in Bank 3 of the EPM1270 and EPM2210
devices.

The EPM240 and EPM570 devices support two I/O banks, as shown in Figure 2–22.
Each of these banks support all the LVTTL and LVCMOS standards shown in
Table 2–4. PCI compliant I/O is not supported in these devices and banks."

Я использую EPM570
soldat_shveyk
Для согласования PCI 5V и FPGA 3.3V использую IDTQS3861Q корпус на 10 сигналов.
Есть и другие аналогичные чипы, у TI например.
Владимир_О
Да тут вопрос в том, как согласовать 3.3V LVCMOS/LVTTL с 3.3V PCI
Для просмотра полной версии этой страницы, пожалуйста, пройдите по ссылке.
Invision Power Board © 2001-2025 Invision Power Services, Inc.