Помощь - Поиск - Пользователи - Календарь
Полная версия этой страницы: проблема с заливкой CPLD
Форум разработчиков электроники ELECTRONIX.ru > Программируемая логика ПЛИС (FPGA,CPLD, PLD) > Работаем с ПЛИС, области применения, выбор
mebious
Доброго времени суток!
Прошу не судить строго, давно не работал PLD ...
столкнулся с проблемой прошить Альтеровскую PLD, при попытке запрограммировать, в окне сообщений: Error: Can't recognize silicon ID for device 1
зато следом еще: Info: Device 1 contains JTAG ID code 0x020A10DD, по средствам "auto detect" тип микросхемы определяет правильно!
Может кто может подсказать "где собака порылась"?!)))

Заранее благодарен!

Stewart Little
А что говорит JTAG Chain Debugger?
mebious
ранее не приходилось отлаживать по JTAG, во вкладке "JTAG scan Intgrity" ID определяется верно! Может посоветуете, что нужно сделать для проверки ... у Альтеры вовсе не нашел доки. по программированию Максов!
сомневаюсь что проблема в железе ...
Stewart Little
Какая у Вас версия квартуса?
Каким бластером пользуетесь?
И какое VCCIO в первом банке ввода-вывода?
mebious
Квартус 11.0, пользуюсь USB Blaster http://www.terasic.com.tw/cgi-bin/page/arc...No=53&No=46
в проекте использую монопольное питание на обоих банках и ядре 3.3V!
Stewart Little
Цитата(mebious @ Nov 24 2011, 14:18) *
Квартус 11.0, пользуюсь USB Blaster http://www.terasic.com.tw/cgi-bin/page/arc...No=53&No=46
в проекте использую монопольное питание на обоих банках и ядре 3.3V!

Остается предположить, что это или полудохлая микросхема, или проблемы с разводкой платы.
mebious
ясно ... а как тогда объяснить что "auto detect" работает правильно?! железо я проверял ... разрывов в интерфейсе джитага, нет и питание в норме ... может ли такое быть что "полу рабочая" микросхема?
Stewart Little
Цитата(mebious @ Nov 24 2011, 15:21) *
ясно ... а как тогда объяснить что "auto detect" работает правильно?! железо я проверял ... разрывов в интерфейсе джитага, нет и питание в норме ...

Проверьте осциллоскопом качество JTAG'овских сигналов - нет ли выбросов, не завалены ли фронты и т.п. Подтягивающие резисторы не забыли поставить (TMS и TDI тянем к VCCIO через 10К, а TCK к земле через 1К) ?

Цитата(mebious @ Nov 24 2011, 15:21) *
может ли такое быть что "полу рабочая" микросхема?

Если контрафакт, то может быть все, что угодно.
mebious
может ли причиной быть что на TDI, TMS, TCK один номинал сопротивлений 4.7К? Осциллографом проверить формы сигналов пока нет возможности ... но если далее пойдет в том-же духе, то найду возможность!
Если контрафакт ... замена на другой чип, даст ли нужный результат ... сомневаюсь что остальные чипы у меня из другой партии?!
Iptash
Лучше найти возможность проверить осцилографом как советовали выше , у меня на подобие было, немного разбит контакт в разьеме программатора , сейчас просто отгибаю контакт в JTAG разьеме. Еще не было у меня случая, чтобы не программировалась MAX3000 или MAX II.

Для MAX II использую такую схему включения:

almost
Цитата(mebious @ Nov 24 2011, 14:18) *
Квартус 11.0, пользуюсь USB Blaster http://www.terasic.com.tw/cgi-bin/page/arc...No=53&No=46
в проекте использую монопольное питание на обоих банках и ядре 3.3V!


Запускаете программатор отдельно или из квартуса? У меня было подобная проблема:
http://electronix.ru/forum/index.php?showtopic=91570&hl=
zombi
Вот так вроде Альтера рекомендует.
Так и в плате развёл.
Сейчас сижу жду плат и потихоньку начинаю переживать ...
Для просмотра полной версии этой страницы, пожалуйста, пройдите по ссылке.
Invision Power Board © 2001-2025 Invision Power Services, Inc.