Помощь - Поиск - Пользователи - Календарь
Полная версия этой страницы: Помогите разобраться с ПЛИСиной (RTSX-SU)
Форум разработчиков электроники ELECTRONIX.ru > Программируемая логика ПЛИС (FPGA,CPLD, PLD) > Работаем с ПЛИС, области применения, выбор
FerrumVS
Здравствуйте, помогите, если не затруднит. Мне нужно разобраться, можно ли данную ПЛИС Нажмите для просмотра прикрепленного файла (вариант на 84 ноги) засинхронизировать на 10 МГц от внешнего генератора и на какой вход: HCLK или CLKA(CLKB)? У меня есть свои соображения, но я не уверен (думаю можно и на HCLK).
Джеймс
Можно. На любой. HCLK должен проходить через HCLKBUF, а CLKA через CLKBUF. Плюс для HCLK должен быть задействован специальный пин (если правильно помню). Вообще разницу смотрите в даташите, на который сами дали ссылку:

first clock, called HCLK, is hardwired from the HCLK buffer to the clock select MUX in each R-cell. HCLK cannot be connected to combinational logic.

second type of clock, routed clocks (CLKA, CLKB), are global clocks that can be sourced from either external pins or internal logic signals within the device. CLKA and CLKB may be connected to sequential cells (R-cells) or to combinational logic (C-cells)
FerrumVS
А на какую максимальную частоту его можно засинхронизовать?
в чем разница? :
• 230 MHz System Performance
• 310 MHz Internal Performance
• 9.5 ns Input Clock to Output Pad
Джеймс
Цитата(FerrumVS @ Jan 11 2012, 16:52) *
Спасибо

Пожалуйста

Цитата(FerrumVS @ Jan 11 2012, 16:52) *
А на какую максимальную частоту его можно засинхронизовать?

Это все полуабстрактные "рекламные" цифры. Ответ узнаете, когда получите трассировку для своего проекта.
Для просмотра полной версии этой страницы, пожалуйста, пройдите по ссылке.
Invision Power Board © 2001-2025 Invision Power Services, Inc.