На данном бесплатном вебинаре вы узнаете, как инструменты модельно-ориентированного проектирования среды Simulink ускоряют разработку встроенных систем обработки сигналов. Инженер департамента MathWorks Михаил Песельник расскажет об имитационном моделировании, реализации и проверке систем обработки сигналов в реальном времени.
В ходе вебинара вы узнаете, как с помощью инструментов MathWorks:
- Проводить целочисленное моделирование в среде Simulink
- Генерировать HDL код из Simulink, Stateflow и кода MATLAB
- Оптимизировать получаемый дизайн по скорости и площади
- Осуществлять верификацию HDL посредством ко-симуляции с ModelSim и FPGA-in-the-loop
На демонстрационном примере будет показано, как модель параметрического эквалайзера в Simulink, разработанная в арифметике с плавающей точкой, переводится в арифметику с фиксированной точкой, подготавливается к генерации HDL кода и реализуется на отладочной плате Xilinx SP605. Реализация затем проверяется с помощью метода FPGA-in-the-loop.
Подробная информация и регистрация