Помощь - Поиск - Пользователи - Календарь
Полная версия этой страницы: USER_DEFINED_INTERFACE-?
Форум разработчиков электроники ELECTRONIX.ru > Программируемая логика ПЛИС (FPGA,CPLD, PLD) > Системы на ПЛИС - System on a Programmable Chip (SoPC)
TSURKOV
Создал USER_DEFINED_INTERFACE (Avalon memory slave) и наблюдаю странную картину. При работе с моей логикой сигналы read и write формируемые NIOS состоят из пачки импульсов (4-6 импульсов на один цикл чтения или записи). Если в настройках SOPC-BUILDER->USER_DEFINED_INTERFACE->TIMING во все три параметра (setup, wait, hold) поставить в нуль, тогда цикл записи вроде как одиночный импульс, цикл чтения пачка импульсов. Как только хоть чуть, чуть изменяю эти параметры на не нулевые значения импульс записи превращается также в пакет импульсов. Что тут может быть подскажите пожалуйста ?

Такое впечатление что пишется 32-х разрядное слово в 8-ми разрядную шину

Такое впечатление что пишется 32-х разрядное слово в 8-ми разрядную шину

А как заставить NIOS через

IOWR(USER_DEFINED_INTERFACE_0_BASE,0,(alt_u8)0xaa);

писать байт?
Копейкин
Может IOWR_8DIRECT( BASE, OFFSET )?
TSURKOV
Не знаю насколько это корректно, но сделал шину на 32бита (при подключении к 8ми разрядному устройству) и вроде заработало.
Копейкин
Так к 8-битному слэйву 32-битный мастер и будет иметь 4 обращения.
Cигналы byteenable должны использваться, чтобы отсечь лишние обращения.
TSURKOV
IOWR_8DIRECT( BASE, OFFSET ) Помогло спасибо Вам БОЛЬШОЕ.


А вот IORD_8DIRECT( BASE, OFFSET ) по прежнему пытается читать 32разрядное слово

Понятно. Еще раз спасибо !!!
Для просмотра полной версии этой страницы, пожалуйста, пройдите по ссылке.
Invision Power Board © 2001-2025 Invision Power Services, Inc.