реклама на сайте
подробности

 
 
 
Reply to this topicStart new topic
> Совместимость таймингов MAC и PHY
sharikov
сообщение Feb 5 2012, 18:21
Сообщение #1


Участник
*

Группа: Участник
Сообщений: 29
Регистрация: 27-02-11
Пользователь №: 63 268



Развел я плату и что-то взбрело мне в голову перепроверить подключение PHY. На всякий случай проверил тайминги. Выпал в осадок. Выходит что не всякий RMII одинаково полезен.
Имеем KSZ8051RNL и IMX28, KSZ в режиме external 50MHz clock. Выдержки из дш привожу ниже:
8051:
Прикрепленное изображение

imx28:
Прикрепленное изображение


Это только мне кажется что на передачу у imx28 слишком короткое время удержания чем требует ksz8051 в режиме внешнего клока ? Можно ли что-то с этим сделать кроме замены PHY на более правильный ?
Сравнил с lan8700. Там с таймингами проблем нет.
Go to the top of the page
 
+Quote Post
aaarrr
сообщение Feb 5 2012, 19:04
Сообщение #2


Гуру
******

Группа: Свой
Сообщений: 10 713
Регистрация: 11-12-04
Пользователь №: 1 448



Цитата(sharikov @ Feb 5 2012, 22:21) *
Это только мне кажется что на передачу у imx28 слишком короткое время удержания чем требует ksz8051 в режиме внешнего клока ?

Не только.

Цитата(sharikov @ Feb 5 2012, 22:21) *
Можно ли что-то с этим сделать кроме замены PHY на более правильный ?

Если не менять, то можно использовать режим REF_CLK out.

Цитата(sharikov @ Feb 5 2012, 22:21) *
Сравнил с lan8700. Там с таймингами проблем нет.

Там тоже есть свои приколы. Скажем, у LAN8720 в режиме REF_CLK out слишком малый hold по RX, но об этом честно предупреждают в документации.
Go to the top of the page
 
+Quote Post
sharikov
сообщение Feb 6 2012, 18:21
Сообщение #3


Участник
*

Группа: Участник
Сообщений: 29
Регистрация: 27-02-11
Пользователь №: 63 268



Цитата(aaarrr @ Feb 5 2012, 23:04) *
Если не менять, то можно использовать режим REF_CLK out.

Не, я не могу работать в режиме REF_CLK out. У меня 2 PHY тактируются общим клоком. В проце 2 эзернета вывод CLK один.

Цитата
Там тоже есть свои приколы. Скажем, у LAN8720 в режиме REF_CLK out слишком малый hold по RX, но об этом честно предупреждают в документации.

В режиме CLK_IN тоже малый холд. НО (сюрпрайз) мне это даже на руку. Выходы RX lan8720для соответствия с таймингами процессора надо затянуть на 0,5ns. А длина трасс RMII в моей плате 40мм что дает 0,22ns в один конец, туда-обратно уже получится почти 0,5. Запас на предустановку данных RX у lan8720 большой, там целых 2ns в запасе есть.
Поставлю 8720, они и продаются в каждом ларьке.
Go to the top of the page
 
+Quote Post
Aprox
сообщение Feb 7 2012, 07:02
Сообщение #4


Местный
***

Группа: Участник
Сообщений: 374
Регистрация: 7-11-07
Из: Moscow
Пользователь №: 32 131



Цитата(sharikov @ Feb 5 2012, 21:21) *
Это только мне кажется что на передачу у imx28 слишком короткое время удержания чем требует ksz8051 в режиме внешнего клока ? Можно ли что-то с этим сделать кроме замены PHY на более правильный ?

Если PHY подключены к FPGA, то можно поиграться ее прошивкой и добиться нужного взаимного расположения во времени CLK и данных Причем, несложно сделать прямо на железе. Это, что касается "не менять PHY.". А если менять, то советую обратить внимание на PHY от Vitesse. В них есть программная (MII) подстройка задержки CLK относительно данных.
Go to the top of the page
 
+Quote Post

Reply to this topicStart new topic
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0

 


RSS Текстовая версия Сейчас: 18th July 2025 - 23:51
Рейтинг@Mail.ru


Страница сгенерированна за 0.01384 секунд с 7
ELECTRONIX ©2004-2016