реклама на сайте
подробности

 
 
 
Reply to this topicStart new topic
> детский вопрос про глобальные клоки
Lmx2315
сообщение Aug 27 2012, 12:13
Сообщение #1


отэц
*****

Группа: Свой
Сообщений: 1 729
Регистрация: 18-09-05
Из: Москва
Пользователь №: 8 684



Если я использую любую ногу глобального клока, с неё завожу сигнал на любой DCM (один) получаю с него клок и развожу его по ПЛИСИне - то он внутри разводится с одинаковыми задержками в противоположные концы кристалла?
Почему спрашиваю - смущает указания в описании на плис частей микросхемы : верхний правый, верхний левый клокинг регион и т.д.
зачем они вообще нужны?


--------------------
b4edbc0f854dda469460aa1aa a5ba2bd36cbe9d4bc8f92179f 8f3fec5d9da7f0
SHA-256
Go to the top of the page
 
+Quote Post
krux
сообщение Aug 27 2012, 17:04
Сообщение #2


Профессионал
*****

Группа: Свой
Сообщений: 1 700
Регистрация: 2-07-12
Из: дефолт-сити
Пользователь №: 72 596



до недавнего времени максимальная частота на глобальных тактовых цепях не могла превышать значений порядка 300 МГц.
для ввода быстрых параллельных шин >600 МГц (например SFI-4.1) для тактирования использовались (да и сейчас всё равно используются) локальные тактовые входы, которые имеют чуть ли не на порядок меньший разброс задержек внутри тактового региона. При этом с локального тактового ресурса необходимо как можно скорее уйти на более широкую, но медленную внутреннюю шину, чтобы достаточно жырный проект смог собраться с нужными констрейнтами.
вот как-то так.


--------------------
провоцируем неудовлетворенных провокаторов с удовольствием.
Go to the top of the page
 
+Quote Post
Bad0512
сообщение Aug 27 2012, 17:19
Сообщение #3


Знающий
****

Группа: Свой
Сообщений: 802
Регистрация: 11-05-07
Из: Томск
Пользователь №: 27 650



Цитата(Lmx2315 @ Aug 27 2012, 19:13) *
Если я использую любую ногу глобального клока, с неё завожу сигнал на любой DCM (один) получаю с него клок и развожу его по ПЛИСИне - то он внутри разводится с одинаковыми задержками в противоположные концы кристалла?
Почему спрашиваю - смущает указания в описании на плис частей микросхемы : верхний правый, верхний левый клокинг регион и т.д.
зачем они вообще нужны?

Тут всё очень сильно зависит от семейства ПЛИС. У некоторых ПЛИС часть глобальных буферов могут тактировать только половину логики чипа. Чтобы узнать точно - надо читать даташиты, у Xilinx это как правило Clocking_Resources_User_Guide.
Go to the top of the page
 
+Quote Post
Lmx2315
сообщение Aug 27 2012, 18:08
Сообщение #4


отэц
*****

Группа: Свой
Сообщений: 1 729
Регистрация: 18-09-05
Из: Москва
Пользователь №: 8 684



Спасибо уважаемые.



--------------------
b4edbc0f854dda469460aa1aa a5ba2bd36cbe9d4bc8f92179f 8f3fec5d9da7f0
SHA-256
Go to the top of the page
 
+Quote Post

Reply to this topicStart new topic
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0

 


RSS Текстовая версия Сейчас: 19th July 2025 - 05:43
Рейтинг@Mail.ru


Страница сгенерированна за 0.01403 секунд с 7
ELECTRONIX ©2004-2016