|
|
  |
Вопрос к знатокам, по разводке Xilinx |
|
|
|
Apr 27 2006, 13:52
|
Гуру
     
Группа: СуперМодераторы
Сообщений: 2 065
Регистрация: 11-01-05
Из: Москва
Пользователь №: 1 892

|
FG400 - BGA 1.0 mm 20x20 pins, максимальная "глубина" стороны пинов от края до "центральной поляны", которая GND/VCC - 8 рядов http://www.xilinx.com/bvdocs/packages/fg400.pdfВопрос: если этот корпус разводить на 8-й слойке, то какие нормы зазор/проводник/поясок/дырка необходимы для такой платы? FG320 - BGA 1.0 mm 18x18 pins, максимальная "глубина" стороны пинов от края до "центральной поляны", которая GND/VCC - 7 рядов http://www.xilinx.com/bvdocs/packages/fg320.pdfВопрос: можно ли этот камень развести на 6-слойке, и нормы для такого случая? Просто надо оценить стоимость изготовления опытных плат для обоих вариантов камня и принять решение... FG400 предпочтительнее, но вопрос в том, насколько этот вариант будет дороже... Пока важен именно опытный вариант (таких плат будет несколько). Камни - XC3S1600E. Каких-то особых требований по разводке (типа диф. пар) нет.
|
|
|
|
|
Apr 28 2006, 13:50
|
Гуру
     
Группа: СуперМодераторы
Сообщений: 2 065
Регистрация: 11-01-05
Из: Москва
Пользователь №: 1 892

|
Я действительно не совсем коректно поставил вопрос - прощу прощения. За ug012 большой  - там действительно есть ответы на мои вопросы. Итак, чтобы разводить BGA 1.0 мм, надо иметь следующие нормы: * внутренний диаметр VIA - 0.3 * наружный диаметр VIA по пояску - 0.61 * толщина проводника - 0.13 * зазор между проводником и наружным краем контактной площадки VIA - 0.13 * на внутренних слоях зазор между проводником и "каналом" VIA (при условии что канал проходит "мимо") получается, насколько я понимаю 0.23 Количество слоев зависит от сложности внешних цепей FPGA. Вот так навскидку мне 8 должно хватить  , особенно если каналы грамотно использовать. Спасибо за помощь!
|
|
|
|
|
Apr 28 2006, 17:15
|
Гуру
     
Группа: СуперМодераторы
Сообщений: 2 065
Регистрация: 11-01-05
Из: Москва
Пользователь №: 1 892

|
Цитата(Владимир @ Apr 28 2006, 18:29)  ...Итак, чтобы разводить BGA 1.0 мм, надо иметь следующие нормы: * внутренний диаметр VIA - 0.3 * наружный диаметр VIA по пояску - 0.55 * толщина проводника - 0.1 * зазор между проводником и наружным краем контактной площадки VIA - 0.1 * на внутренних слоях зазор между проводником и "каналом" VIA 0.1... При таких нормах можно два проводника в канале пускать. Это, конечно, сократит число своев. Вопрос в том, какая стратегия экономически выгодна: * "авангардная" технология (зазор | доржка | поясок = 0.1), при этом 4 или 6 слоев вместо 8 * "спокойная" технология (зазор, дорожка - 0.13, поясок 0.2) и 8 слоев. Для сколь-нибудь большой серии "авангардная" стратегия почти наверняка выгоднее. А вот для семплов, по моему мнению, "спокойная" полезнее.
|
|
|
|
|
Apr 29 2006, 07:28
|
Гуру
     
Группа: СуперМодераторы
Сообщений: 2 065
Регистрация: 11-01-05
Из: Москва
Пользователь №: 1 892

|
Цитата(Magnum @ Apr 29 2006, 10:22)  IMHO и по "спокойной" технологии можно развести BGA400 в 6 слоях без особых ухищрений. 2 ряда на слой + GND и Vcc. При условии, что между "каналом" VIA и дорогой на внутр. слоях зазаор может быть 0.13. Обычно делатели печатных плат хотят этот зазор не хуже 0.2. Цитата(Владимир @ Apr 29 2006, 11:09)  Да насколько я понял у них стоимость одна для этих двух приведенных требований к зазорам. Технология у них такая. Все идет по высшему требованию. Видимо, при цене 500...600$/заказ им действительно безразлично - производственная линия, судя по всему, и не такое позволяет делать. Цитата(Владимир @ Apr 29 2006, 11:09)  Просто мы привыкли, чем крупнее тем лучше, и еще чтобы достать до любой дорожки и скальпелем прорезать Да, эти славные времена, похоже, в прошлом
|
|
|
|
|
Apr 29 2006, 12:29
|

Профессионал
    
Группа: Свой
Сообщений: 1 092
Регистрация: 22-12-04
Из: Москва
Пользователь №: 1 623

|
Цитата(Владимир @ Apr 28 2006, 18:29)  * на внутренних слоях зазор между проводником и "каналом" VIA 0.1 Вот это не очень понятно... Если это зазор между проводником и диаметром сверла, то такого не может быть. Там должно быть минимум 0.2 мм от сверла, а никак не 0.1. Поясните, пожалуйста, что там имеется в виду, что такое "канал" VIA.
--------------------
На правах рекламы: Для тех, кому нужна современная профессиональная и недорогая САПР печатных плат, взамен P-CAD! Продлена промо-акция: 19.9 тысяч рублей за годовую сетевую лицензию OrCAD Standard! В лицензию входит схемный редактор OrCAD Capture, базовый редактор печатных плат на базе Allegro PCB Editor, с возможностью работы с дифференциальными парами со статическим контролем фазы, редактор правил и ограничений, 3D-просмотр со STEP-моделями, расчет импеданса, работа с микроотверстиями, и импорт-экспорт производственных файлов. Прилагается импорт проектов из P-CAD2006. Все, что нужно для трассировки типовых многослойных плат - всего за 19.9 тыс.рублей в год! Подробности: https://www.pcbsoft.ru/orcad-za-19900
|
|
|
|
|
  |
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0
|
|
|