реклама на сайте
подробности

 
 
 
Reply to this topicStart new topic
> Понижение частоты дискретизации, Искажение сигнала при дробной децимации
Volkov
сообщение Oct 25 2012, 11:19
Сообщение #1


Местный
***

Группа: Свой
Сообщений: 284
Регистрация: 21-01-05
Пользователь №: 2 104



Частота дискретизации входного сигала 112 Мгц. Необходимо понизить до 512 Кгц. Для этого использую четыре дециматора в 7, 5, 5, 1.25 раз. на выходе последнего сигнал( синусоида) искажается - появляется вторая гармоника. Фильтры посчитаны в матлабе, за основу взят equiriple. В качестве дециматора использую ядро Xilinx FIR compiller 5.0
Go to the top of the page
 
+Quote Post
litv
сообщение Oct 25 2012, 11:27
Сообщение #2


Местный
***

Группа: Свой
Сообщений: 401
Регистрация: 6-10-04
Из: Воронеж
Пользователь №: 806



ну частота среза последнего выбрана неправильно например, мы ж насквозь не видим. С теорией значит как......
Можно считать в матлабе не только фильтры. В симулинке можно прямо промоделировать и увидеть какой каскад фильтра выбран неверно.
и никого не отвлекать с пустяками...
Go to the top of the page
 
+Quote Post
Volkov
сообщение Oct 25 2012, 11:47
Сообщение #3


Местный
***

Группа: Свой
Сообщений: 284
Регистрация: 21-01-05
Пользователь №: 2 104



Моделирование так же показывает искаженный сигнал.
вроде бы правильно все просчитано
На входе последнего дециматора 640 кгц. . Полоса пропускания - 100кгц, полоса подавления - 512 - 112/437.5=250 кгц.
Go to the top of the page
 
+Quote Post
mihalevski
сообщение Oct 25 2012, 16:28
Сообщение #4


Частый гость
**

Группа: Участник
Сообщений: 100
Регистрация: 20-05-10
Из: Omsk
Пользователь №: 57 391



Цитата(Volkov @ Oct 25 2012, 18:19) *
Частота дискретизации входного сигала 112 Мгц. Необходимо понизить до 512 Кгц. Для этого использую четыре дециматора в 7, 5, 5, 1.25 раз. на выходе последнего сигнал( синусоида) искажается - появляется вторая гармоника. Фильтры посчитаны в матлабе, за основу взят equiriple. В качестве дециматора использую ядро Xilinx FIR compiller 5.0


Вот запустил ISE и посмотрел что ядро Xilinx FIR compiller 5.0 умеет децимировать R:=2...1024 раз. Чтобы получить Xilinx FIR compiller 5.0
R:=1.25 вы наверно его отдельно тактировали? Может чтот то тут зарыто?
Go to the top of the page
 
+Quote Post
Volkov
сообщение Oct 26 2012, 12:09
Сообщение #5


Местный
***

Группа: Свой
Сообщений: 284
Регистрация: 21-01-05
Пользователь №: 2 104



Нет, я выбрал дробную децимацию 4/5, те децемировать в 0.8 раз. Дециматор пропускает каждый пятый отсчет после фильтраци. Наверное так фильтровать нельзя, поэтому и спросил, может не совсем коректно. Скажем, если вместо дробной 4/5, сначала интерполировать в 4, а затем децимироватьв 5 раз.
Go to the top of the page
 
+Quote Post
Самурай
сообщение Oct 26 2012, 12:41
Сообщение #6


Местный
***

Группа: Участник
Сообщений: 468
Регистрация: 4-03-05
Пользователь №: 3 066



Цитата(Volkov @ Oct 26 2012, 16:09) *
Нет, я выбрал дробную децимацию 4/5, те децемировать в 0.8 раз. Дециматор пропускает каждый пятый отсчет после фильтраци. Наверное так фильтровать нельзя, поэтому и спросил, может не совсем коректно.


Совершенно некорректно.

Цитата(Volkov @ Oct 26 2012, 16:09) *
Скажем, если вместо дробной 4/5, сначала интерполировать в 4, а затем децимироватьв 5 раз.


Так гораздо лучшеsm.gif
Go to the top of the page
 
+Quote Post

Reply to this topicStart new topic
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0

 


RSS Текстовая версия Сейчас: 18th July 2025 - 10:42
Рейтинг@Mail.ru


Страница сгенерированна за 0.01429 секунд с 7
ELECTRONIX ©2004-2016