реклама на сайте
подробности

 
 
 
Reply to this topicStart new topic
> STM32+Watchdog+Standby, как обыграть сброс IWDT ?
Ivan Kuznetzov
сообщение Jun 14 2012, 17:52
Сообщение #1


Местный
***

Группа: Свой
Сообщений: 307
Регистрация: 6-02-08
Из: Россия, Екатеринбург
Пользователь №: 34 798



Добрый день! Есть необходимость использовать Standby режим МК STM32F207, но в проекте также необходим и IWDT. Как обыграть сброс IWDT, пока МК в Standby?


--------------------
Разработчик
Go to the top of the page
 
+Quote Post
Aaron
сообщение Jun 15 2012, 10:17
Сообщение #2


Местный
***

Группа: Свой
Сообщений: 243
Регистрация: 5-10-06
Из: Зеленоград
Пользователь №: 21 007



Что-то мне припоминается, что в этом режиме IWDT не работает. Попробуйте в этом направлении поискать по документации. Хотя я могу и путать с другими МК.
Go to the top of the page
 
+Quote Post
Ivan Kuznetzov
сообщение Jun 18 2012, 06:35
Сообщение #3


Местный
***

Группа: Свой
Сообщений: 307
Регистрация: 6-02-08
Из: Россия, Екатеринбург
Пользователь №: 34 798



Цитата(Aaron @ Jun 15 2012, 16:17) *
Что-то мне припоминается, что в этом режиме IWDT не работает. Попробуйте в этом направлении поискать по документации. Хотя я могу и путать с другими МК.

как раз таки, если IWDG запустить, а потом войти в Standby, то по истечению таймера вачдога произойдет сброс, а не хотелось бы...


--------------------
Разработчик
Go to the top of the page
 
+Quote Post
SSerge
сообщение Jun 18 2012, 12:24
Сообщение #4


Профессионал
*****

Группа: Свой
Сообщений: 1 719
Регистрация: 13-09-05
Из: Novosibirsk
Пользователь №: 8 528



Пусть себе просыпается периодически.
Первым делом в стартапе быстро проверяете причину побудки, и если делать пока нечего - снова в кому.
Если разбудили по делу - тогда старт по полной программе, с инициализацией системы тактирования, переменных, периферии и прочее.
Период вотчдога можно установить побольше, на потреблении это практически не скажется.


--------------------
Russia est omnis divisa in partes octo.
Go to the top of the page
 
+Quote Post
MiklPolikov
сообщение Apr 15 2013, 19:42
Сообщение #5


Гуру
******

Группа: Свой
Сообщений: 2 015
Регистрация: 23-01-07
Из: Москва
Пользователь №: 24 702



Цитата(SSerge @ Jun 18 2012, 16:24) *
Пусть себе просыпается периодически.
Первым делом в стартапе быстро проверяете причину побудки, и если делать пока нечего - снова в кому.
Если разбудили по делу - тогда старт по полной программе, с инициализацией системы тактирования, переменных, периферии и прочее.
Период вотчдога можно установить побольше, на потреблении это практически не скажется.

Подскажите, а как IWDG запустить в STM32L151 ? В регистрах IWDG не вижу никакого бита ENABLE , вижу только сброс, предделитель, ключи для доступа к ним...



--------------------
Если у Вас нет практического опыта в данной теме- не вступайте в дискуссию и не пишите никаких теоретических рассуждений! Заранее спасибо !
Go to the top of the page
 
+Quote Post
DmitryM
сообщение Apr 16 2013, 03:47
Сообщение #6


Знающий
****

Группа: Свой
Сообщений: 583
Регистрация: 7-06-06
Из: Таганрог
Пользователь №: 17 840



Цитата(MiklPolikov @ Apr 15 2013, 23:42) *
Подскажите, а как IWDG запустить в STM32L151 ? В регистрах IWDG не вижу никакого бита ENABLE , вижу только сброс, предделитель, ключи для доступа к ним...


When the independent watchdog is started by writing the value 0xCCCC in the Key register
(IWDG_KR), the counter starts counting down from the reset value of 0xFFF. When it
reaches the end of count value (0x000) a reset signal is generated (IWDG reset).
Whenever the key value 0xAAAA is written in the IWDG_KR register, the IWDG_RLR value
is reloaded in the counter and the watchdog reset is prevented.
Go to the top of the page
 
+Quote Post
MiklPolikov
сообщение Apr 16 2013, 04:36
Сообщение #7


Гуру
******

Группа: Свой
Сообщений: 2 015
Регистрация: 23-01-07
Из: Москва
Пользователь №: 24 702



Цитата(DmitryM @ Apr 16 2013, 07:47) *
When the independent watchdog is started by writing the value 0xCCCC in the Key register
(IWDG_KR), the counter starts counting down from the reset value of 0xFFF. When it
reaches the end of count value (0x000) a reset signal is generated (IWDG reset).
Whenever the key value 0xAAAA is written in the IWDG_KR register, the IWDG_RLR value
is reloaded in the counter and the watchdog reset is prevented.

Спасибо. Но выключить его ни как нельзя, так ?


--------------------
Если у Вас нет практического опыта в данной теме- не вступайте в дискуссию и не пишите никаких теоретических рассуждений! Заранее спасибо !
Go to the top of the page
 
+Quote Post
DmitryM
сообщение Apr 16 2013, 05:24
Сообщение #8


Знающий
****

Группа: Свой
Сообщений: 583
Регистрация: 7-06-06
Из: Таганрог
Пользователь №: 17 840



Цитата(MiklPolikov @ Apr 16 2013, 08:36) *
Спасибо. Но выключить его ни как нельзя, так ?

Только через сброс по питанию и то если он не включен фьюзами.
Go to the top of the page
 
+Quote Post
MK2
сообщение Apr 16 2013, 07:22
Сообщение #9


Местный
***

Группа: Свой
Сообщений: 202
Регистрация: 30-10-10
Пользователь №: 60 535



Цитата(DmitryM @ Apr 16 2013, 08:24) *
Только через сброс по питанию и то если он не включен фьюзами.

Странно у них вроде для этого есть ф-ция IWDG_WriteAccessCmd(IWDG_WriteAccess_Disable);
правда она мне так и не помогла(
Go to the top of the page
 
+Quote Post
Golikov A.
сообщение Apr 17 2013, 03:35
Сообщение #10


Гуру
******

Группа: Свой
Сообщений: 4 256
Регистрация: 17-02-06
Пользователь №: 14 454



вочьдог на то и вочьдог, если затикал, то его уже ничто не остановит....
Go to the top of the page
 
+Quote Post

Reply to this topicStart new topic
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0

 


RSS Текстовая версия Сейчас: 21st June 2025 - 18:08
Рейтинг@Mail.ru


Страница сгенерированна за 0.01446 секунд с 7
ELECTRONIX ©2004-2016