Цитата(polyakovav @ Aug 15 2013, 22:45)

По описанию похоже на CIC-фильтр. Посмотрите у Xilinx - CIC compiler.
У них используется возможность оптимизации с работой сумматоров на более высокой тактовой. Руками лучше трудно сделать.
У меня Алтера и без CIC-генератора. Матрица CPLD не хвататает 18 триггеров.
Но правда как и в теории все сумматоры имеют одинаковую разрядность, которая определяется коэф усиления на 0
Будем считать что разрядность выбрана оптимально
Есть ли еще куда оптимизировать? например отбрасывать младшие разряды у счетчиков?
Или есть еще какой-то способ? Где узнать матчасть?
Цитата(iosifk @ Aug 15 2013, 22:45)

При такой низкой входной частоте один сумматор сможет поочередно обработать все что нужно... Даже сумматор то можно не 16 бит делать, а меньше...
У меня на сайте - "Краткий Курс", глава о многопоточности...
Промежуточные результаты надо где -то хранить. У меня CPLD с очень урезанными возм -570 элементов