реклама на сайте
подробности

 
 
 
Reply to this topicStart new topic
> подключение LPDDR без EDK, вылетает ошибка NgdBuild:455
mr.alexeevas
сообщение Oct 24 2013, 10:17
Сообщение #1


Участник
*

Группа: Участник
Сообщений: 46
Регистрация: 29-04-13
Из: Санкт-Петербург
Пользователь №: 76 668



Добрый день!

Пытаюсь подключить LPDDR напрямую к плис, без использования встроенного процессора. Выбираю корку, подключая к ней машину состояний и PLL. Но при компиляции вылетает ошибка - NgdBuild:455 (подробее на скрине и там же я указал путь, на котором она возникает), решить проблему никак не получается.

Прикрепленное изображение


Надеюсь на вашу помощь)

Go to the top of the page
 
+Quote Post
litv
сообщение Oct 24 2013, 10:41
Сообщение #2


Местный
***

Группа: Свой
Сообщений: 401
Регистрация: 6-10-04
Из: Воронеж
Пользователь №: 806



после DCM надо включать не ibufg (он только для входа.) а bufg.
Go to the top of the page
 
+Quote Post
dm.pogrebnoy
сообщение Oct 24 2013, 11:55
Сообщение #3


Знающий
****

Группа: Свой
Сообщений: 747
Регистрация: 11-04-07
Пользователь №: 26 933



Цитата(litv @ Oct 24 2013, 14:41) *
после DCM надо включать не ibufg (он только для входа.) а bufg.


Это вроде правильно, но у человека кажется другая проблема, какой-то сигнал питает два источника.


--------------------
Go to the top of the page
 
+Quote Post
mr.alexeevas
сообщение Oct 24 2013, 12:00
Сообщение #4


Участник
*

Группа: Участник
Сообщений: 46
Регистрация: 29-04-13
Из: Санкт-Петербург
Пользователь №: 76 668



Цитата(dm.pogrebnoy @ Oct 24 2013, 15:55) *
Это вроде правильно, но у человека кажется другая проблема, какой-то сигнал питает два источника.


Да, судя по ошибке именно так, два источника, а вот в RTL модели это не отследить.

Ibufg находится внутри ip-core на ddr и его оттуда никак не выкинуть, а если на выходе DCM поставить Bufg, ISE ругается на то, что на одной линии подряд стоят 2 буфера

Go to the top of the page
 
+Quote Post
mr.alexeevas
сообщение Oct 25 2013, 10:53
Сообщение #5


Участник
*

Группа: Участник
Сообщений: 46
Регистрация: 29-04-13
Из: Санкт-Петербург
Пользователь №: 76 668



Проблема решилась, в корке на память, на входе тактовой тастоты стоит ibufg и к нему ничего нельзя подвести, кроме как тактовый сигнал с кварца, просто не дает по-другому) Во всех других случая он придумывает какие-то ошибки
Go to the top of the page
 
+Quote Post
Andrew Su
сообщение Oct 26 2013, 09:32
Сообщение #6


Местный
***

Группа: Свой
Сообщений: 301
Регистрация: 18-09-07
Из: Украина
Пользователь №: 30 647



Цитата(mr.alexeevas @ Oct 25 2013, 13:53) *
Проблема решилась, в корке на память, на входе тактовой тастоты стоит ibufg и к нему ничего нельзя подвести, кроме как тактовый сигнал с кварца, просто не дает по-другому) Во всех других случая он придумывает какие-то ошибки

Добрый день.
Опыт решения данной проблемы.
Проект создаем на VHDL/Verilog. Генерируем контроллер памяти. В проект включаем не ****.хсо, а файлы исходных текстов, описывающие контроллер.
В файле memc3_infrastructure находим место, где заходит внешний тактовый сигнал и убираем ibufg
--***********************************************************************
-- SINGLE_ENDED input clock input buffers
--***********************************************************************
-- u_ibufg_sys_clk : IBUFG
-- port map (
-- I => sys_clk,
-- O => sys_clk_ibufg
-- );
добавляем строку
sys_clk_ibufg <= sys_clk;

Можно еще убрать bufg из файла компонента, где генерируется частота (на выходе ADV_PLL),
а в memc3_infrastructure IBUFG заменить на BUFG.

Может пригодится. Удачи.

Go to the top of the page
 
+Quote Post
mr.alexeevas
сообщение Oct 28 2013, 04:39
Сообщение #7


Участник
*

Группа: Участник
Сообщений: 46
Регистрация: 29-04-13
Из: Санкт-Петербург
Пользователь №: 76 668



Цитата(Andrew Su @ Oct 26 2013, 13:32) *
Добрый день.
Опыт решения данной проблемы.
Проект создаем на VHDL/Verilog. Генерируем контроллер памяти. В проект включаем не ****.хсо, а файлы исходных текстов, описывающие контроллер.
В файле memc3_infrastructure находим место, где заходит внешний тактовый сигнал и убираем ibufg
--***********************************************************************
-- SINGLE_ENDED input clock input buffers
--***********************************************************************
-- u_ibufg_sys_clk : IBUFG
-- port map (
-- I => sys_clk,
-- O => sys_clk_ibufg
-- );
добавляем строку
sys_clk_ibufg <= sys_clk;

Можно еще убрать bufg из файла компонента, где генерируется частота (на выходе ADV_PLL),
а в memc3_infrastructure IBUFG заменить на BUFG.

Может пригодится. Удачи.

Спасибо, запомню на будущее.
Go to the top of the page
 
+Quote Post

Reply to this topicStart new topic
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0

 


RSS Текстовая версия Сейчас: 21st July 2025 - 07:55
Рейтинг@Mail.ru


Страница сгенерированна за 0.01421 секунд с 7
ELECTRONIX ©2004-2016