реклама на сайте
подробности

 
 
 
Reply to this topicStart new topic
> USB, CY7C68013 и ПЛИС, Вопрос
djhall
сообщение Jan 15 2014, 12:33
Сообщение #1


Частый гость
**

Группа: Свой
Сообщений: 168
Регистрация: 29-04-06
Пользователь №: 16 608



Здравствуйте,
столкнулся с проблемой при работе с CY7C68013.
На плате имеется CY7C68013 и ПЛИС, данные передаются от компьютера в ПЛИС и обратно - всё нормально. Но мне понадобилось передать данные от самого микроконтроллера 8051, находящегося внутри CY7C68013, в ПЛИС. Т.е. cpu должен сам поместить пакет данных в конечную точку и передать в ПЛИС. Возможно ли такое? Может быть кто-нибудь сталкивался с такой задачей?

И ещё: может ли такая передача (от cpu к ПЛИС) вестись без подключения USB к компьютеру?
Go to the top of the page
 
+Quote Post
Konst_777
сообщение Jan 15 2014, 19:17
Сообщение #2


Знающий
****

Группа: Свой
Сообщений: 549
Регистрация: 1-06-05
Пользователь №: 5 644



Цитата(djhall @ Jan 15 2014, 16:33) *
...И ещё: может ли такая передача (от cpu к ПЛИС) вестись без подключения USB к компьютеру?

Похоже, что может. См. раздел "9.3.6 CPU Access to OUT Packets, AUTOOUT = 0" в "EZ-USB® Technical Reference Manual" (EZ-USB_TRM.pdf)
Go to the top of the page
 
+Quote Post
djhall
сообщение Jan 16 2014, 04:40
Сообщение #3


Частый гость
**

Группа: Свой
Сообщений: 168
Регистрация: 29-04-06
Пользователь №: 16 608



Всё это я проделал cpu действительно может получить доступ к OUT пакету, но только в случае если этот пакет есть, т.е. передан от компьютера. В документации на этот счёт сказано: "As Illustrated in Figure 9-32, EZ-USB firmware can do one of three things when the EZ-USB is in Manual-Out mode and a packet is received from the host"
А вот создать OUT пакет у меня не получается. В этом то и проблемма как его создать внутри cpu?
Go to the top of the page
 
+Quote Post
Konst_777
сообщение Jan 16 2014, 18:34
Сообщение #4


Знающий
****

Группа: Свой
Сообщений: 549
Регистрация: 1-06-05
Пользователь №: 5 644



Цитата(djhall @ Jan 16 2014, 07:40) *
...А вот создать OUT пакет у меня не получается. В этом то и проблемма как его создать внутри cpu?

И что ответили в техподдержке Cypress?
Go to the top of the page
 
+Quote Post
Kostos
сообщение Jan 16 2014, 23:39
Сообщение #5


Частый гость
**

Группа: Свой
Сообщений: 88
Регистрация: 10-07-07
Пользователь №: 29 025



насчет может/неможет

реально данным кипарисом выходит пропихнуть 19-22МB/sec в потоке, без особых на то проблем, но чтобы больше, то проблемно.

FastEthernet 10MB/s постоянно только в теории выйдет или при условии что соединение точка-точка, потому что на практике в сети черт знает что творится (шутка sm.gif )

Но если очень надо,- то можно, 95-98% от теоретических 12.5MB/s можно выжать на UDP с размером пакетов более 1000 байт, tcp - придется повозиться с оптимизацией. И кстати в этом случае проще и лучше привинтить Ethernet именно к FPGA, а кипарису оставить роль управления.
Go to the top of the page
 
+Quote Post

Reply to this topicStart new topic
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0

 


RSS Текстовая версия Сейчас: 10th July 2025 - 19:07
Рейтинг@Mail.ru


Страница сгенерированна за 0.01397 секунд с 7
ELECTRONIX ©2004-2016