реклама на сайте
подробности

 
 
 
Reply to this topicStart new topic
> Cyclone V + EPCQ(EPCS), Получить доступ к ножкам микросхемы
Serb1987
сообщение Feb 5 2014, 15:58
Сообщение #1


Участник
*

Группа: Участник
Сообщений: 36
Регистрация: 12-11-12
Пользователь №: 74 345



Подскажите как можно осуществить доступ к ногам микрухи? Режим ASx4, EPCQ256, во вкладке "Dual purpose pin" ножек CSO, data(0-4), DCLK - не нашел, спасибо за любую инфу
Go to the top of the page
 
+Quote Post
Kuzmi4
сообщение Feb 5 2014, 17:08
Сообщение #2


Гуру
******

Группа: Свой
Сообщений: 3 304
Регистрация: 13-02-07
Из: 55°55′5″ 37°52′16″
Пользователь №: 25 329



2 Serb1987
А никак нельзя в С5 этого сделать в "юзер-моде". Вот вам наводящий материал, так сказать для затравки cool.gif
Или ставьте компонент из Qsys или мега-функцию "cyclonev_asmiblock".
Вот такой вот подарок индусы нам сделали maniac.gif
Там и симуляция этого дела "красиво" выглядит ..
Go to the top of the page
 
+Quote Post
Serb1987
сообщение Feb 6 2014, 07:38
Сообщение #3


Участник
*

Группа: Участник
Сообщений: 36
Регистрация: 12-11-12
Пользователь №: 74 345



altasmi-parallel не годится так как частота ограничена величиной в 25МГц, а мне надо бы поболее, ну да ладно, буду искать другой путь. Спасибо большое!
Go to the top of the page
 
+Quote Post
EugeneS
сообщение Feb 6 2014, 12:50
Сообщение #4


Частый гость
**

Группа: Свой
Сообщений: 181
Регистрация: 28-08-04
Пользователь №: 557



QUOTE (Kuzmi4 @ Feb 5 2014, 20:08) *
2 Serb1987
А никак нельзя в С5 этого сделать в "юзер-моде". Вот вам наводящий материал, так сказать для затравки cool.gif
Или ставьте компонент из Qsys или мега-функцию "cyclonev_asmiblock".
Вот такой вот подарок индусы нам сделали maniac.gif
Там и симуляция этого дела "красиво" выглядит ..


Да уж... А может поможет Enable user-supplied start-up clock (CLKUSR)?
У так Xilinx'a прокатывало.

Go to the top of the page
 
+Quote Post
Kuzmi4
сообщение Feb 6 2014, 14:45
Сообщение #5


Гуру
******

Группа: Свой
Сообщений: 3 304
Регистрация: 13-02-07
Из: 55°55′5″ 37°52′16″
Пользователь №: 25 329



2 EugeneS
а вы не могли бы детальнее расказать про идею ?
Go to the top of the page
 
+Quote Post
Serb1987
сообщение Feb 6 2014, 15:07
Сообщение #6


Участник
*

Группа: Участник
Сообщений: 36
Регистрация: 12-11-12
Пользователь №: 74 345



Дело в том что чисто экспериментальным путем было выявлено что altasmi_parallel работает и на 70МГц вместо заявленных в мануале 25(хотя толком еще не протестил, немного позже отпишусь по результатам), но правда на 100 уже не работает, короче сплошная деза)) А за советы спасибо.
Go to the top of the page
 
+Quote Post
EugeneS
сообщение Feb 8 2014, 00:07
Сообщение #7


Частый гость
**

Группа: Свой
Сообщений: 181
Регистрация: 28-08-04
Пользователь №: 557



QUOTE (Kuzmi4 @ Feb 6 2014, 17:45) *
2 EugeneS
а вы не могли бы детальнее расказать про идею ?


Если про Xilinx, то был реальный проект. Вставлялся STARTUPE2 и через него
а user mode рулил клоком.

У Cyclone V похоже все печальней, но кроме

Active serial clock source:
Keyword: active_serial_clock
Settings: "20 MHz internal oscillator" | "40 MHz internal oscillator" | "CLKUSR"

остается еще

Enable input tri-state on active configuration pins in user mode:
Allows you to tri-state active serial configuration pins in the Active Serial mode. This option tri-states the DCLK, nCSO, Data[0], and Data[1]/ASDO pins.
Keyword: tri_state_spi_pins

Go to the top of the page
 
+Quote Post

Reply to this topicStart new topic
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0

 


RSS Текстовая версия Сейчас: 10th July 2025 - 17:18
Рейтинг@Mail.ru


Страница сгенерированна за 0.01427 секунд с 7
ELECTRONIX ©2004-2016