реклама на сайте
подробности

 
 
 
Reply to this topicStart new topic
Zandy
сообщение Dec 25 2014, 15:19
Сообщение #1


Частый гость
**

Группа: Свой
Сообщений: 153
Регистрация: 5-03-05
Из: Москва
Пользователь №: 3 098



Имею STM32F429 и SDRAM MT48LC16M16A для графики. Фактически хочу повторить 32F429IDISCOVERY по этой части. Файла топологии не нашел Я так понимаю, клок меньше 100 МГц? Или нет? Какие требования к топологии? Надо ли выравнивать трассы? Если ДА, то какие цепи наиболее критичны? Выводы интерфейса разбросаны по ногам контроллера по всем 4 сторонам. Не хотелось бы "лишних" проводников. Разводку хочу двухслойную.
Go to the top of the page
 
+Quote Post
vicnic
сообщение Dec 25 2014, 21:09
Сообщение #2


Знающий
****

Группа: Свой
Сообщений: 652
Регистрация: 3-08-05
Из: Saint-Petersburg
Пользователь №: 7 318



ИМХО, если память не на полметра от процессора ставится, то никаких специальных требований выдерживать не требуется.
Достаточно посмотреть фото топологии.
Эскизы прикрепленных изображений
 Р В Р’ Р’ Р’ Р в‚¬Р В РЎВ˜Р В Р’µР Р…ьшено Р Т‘Р С• 84%
Прикрепленное изображение
1086 x 2002 (515.58 килобайт)
 
Go to the top of the page
 
+Quote Post
Zandy
сообщение Dec 26 2014, 08:08
Сообщение #3


Частый гость
**

Группа: Свой
Сообщений: 153
Регистрация: 5-03-05
Из: Москва
Пользователь №: 3 098



А как Вы думаете, плата у них двухсторонняя или четырехслойная? Просто нет возможности сейчас подержать ее в руках.
Go to the top of the page
 
+Quote Post
vicnic
сообщение Dec 26 2014, 08:36
Сообщение #4


Знающий
****

Группа: Свой
Сообщений: 652
Регистрация: 3-08-05
Из: Saint-Petersburg
Пользователь №: 7 318



Склоняюсь, что 2 слоя.
А вы вообще уверены в экономической целесообразности разработки с нуля? Может оказаться, что проще купить готовое (цена на дигикей на уровне 25$).
Go to the top of the page
 
+Quote Post
Uree
сообщение Dec 26 2014, 08:55
Сообщение #5


Знающий
******

Группа: Свой
Сообщений: 5 223
Регистрация: 25-04-05
Из: Z. Gora
Пользователь №: 4 480



По поводу 2-4 слоя: работать будет в обоих вариантах на таких скоростях, а вот нормы ЭМС пройти получится только на 4-х слойном дизайне, 2-слойка очень сильно излучает.
Go to the top of the page
 
+Quote Post
Zandy
сообщение Dec 26 2014, 11:16
Сообщение #6


Частый гость
**

Группа: Свой
Сообщений: 153
Регистрация: 5-03-05
Из: Москва
Пользователь №: 3 098



Цитата(vicnic @ Dec 26 2014, 12:36) *
Склоняюсь, что 2 слоя.
А вы вообще уверены в экономической целесообразности разработки с нуля? Может оказаться, что проще купить готовое (цена на дигикей на уровне 25$).


Я бы купил, но мне кроме графики (кстати на дисплее большего размера) надо кучу всякого разного, да и конструктив платы должен соответствовать задуманному.
А так... Ответами удовлетворен! Спасибо.
Go to the top of the page
 
+Quote Post
Jury093
сообщение Dec 28 2014, 17:18
Сообщение #7


Знающий
****

Группа: Участник
Сообщений: 959
Регистрация: 11-01-06
Из: Санкт-Петербург
Пользователь №: 13 050



Цитата(Zandy @ Dec 25 2014, 18:19) *
Имею STM32F429 и SDRAM MT48LC16M16A для графики. Фактически хочу повторить 32F429IDISCOVERY по этой части. Файла топологии не нашел Я так понимаю, клок меньше 100 МГц? Или нет? Какие требования к топологии? Надо ли выравнивать трассы? Если ДА, то какие цепи наиболее критичны? Выводы интерфейса разбросаны по ногам контроллера по всем 4 сторонам. Не хотелось бы "лишних" проводников. Разводку хочу двухслойную.

оригинал 4-х слойный, линк на дизайн:
http://www.st.com/st-web-ui/static/active/...isco_gerber.zip
визуально выравнивания не вижу..

зы1 гербера смотрятся любым бесплатным вьювером..
ps2 там же где гербера лежит схема..
Go to the top of the page
 
+Quote Post
vicnic
сообщение Dec 29 2014, 08:31
Сообщение #8


Знающий
****

Группа: Свой
Сообщений: 652
Регистрация: 3-08-05
Из: Saint-Petersburg
Пользователь №: 7 318



To Jury093: спасибо за поправку и информацию. Видимо, я просто не заметил рабочие файлы проекта.
Go to the top of the page
 
+Quote Post
MiklPolikov
сообщение Oct 2 2015, 17:54
Сообщение #9


Гуру
******

Группа: Свой
Сообщений: 2 015
Регистрация: 23-01-07
Из: Москва
Пользователь №: 24 702



Цитата(vicnic @ Dec 26 2014, 00:09) *
Достаточно посмотреть фото топологии.


Спасибо за фото !
Сейчас развожу в точности эту же память с этим же процессором : )

Вопрос: на фото, последовательных резисторов на линиях нет ? А они вообще нужны ? Вроде как они нужны для подавления дребезга. Не совсем понимаю: в процессоре для ног настраивается рабочая частота, как я понимаю , как раз для подавления дребезга. Может быть и в микросхеме памяти выходные буферы изначально сделаны так как надо, уже с нужным сопротивлением ?


--------------------
Если у Вас нет практического опыта в данной теме- не вступайте в дискуссию и не пишите никаких теоретических рассуждений! Заранее спасибо !
Go to the top of the page
 
+Quote Post
Aner
сообщение Oct 3 2015, 10:50
Сообщение #10


Гуру
******

Группа: Свой
Сообщений: 4 869
Регистрация: 28-02-08
Из: СПБ
Пользователь №: 35 463



Если использовать дисплей с контроллером у которого GRAM на борту, то память с STM32F429 как в ките не нужна. Также есть дисплеи поддерживающие SPI интерфейс, можно и этим обходиться. Ну и ждем STM32F469 чип у которого, поболее ОЗУ, так часто необходимого, к тому же этот чип поддерживает дисплейный интерфейс MIPI-DSI, который более интересен чем преждние.
4 слойная плата оч желательна. Кит то не особо куда и приткнёшь, но тем не менее там 4 слойка неспроста. Выравнивание длин оч желательно, но можно и без этого, если поигаться, а не в серию.

Подавления дребезга это у контактов, тут резисторы нужны для уменьшения выбросов на форонтах. Это если дины проводников достаточно большие, индуктивность добавляется как и емкость.
Go to the top of the page
 
+Quote Post

Reply to this topicStart new topic
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0

 


RSS Текстовая версия Сейчас: 20th June 2025 - 21:09
Рейтинг@Mail.ru


Страница сгенерированна за 0.01435 секунд с 7
ELECTRONIX ©2004-2016