реклама на сайте
подробности

 
 
 
Reply to this topicStart new topic
> Упаковать 20 пар DDR LVDS в 10 пар Lattice MachXO2
Ant_m
сообщение May 21 2015, 08:49
Сообщение #1


Знающий
****

Группа: Свой
Сообщений: 756
Регистрация: 14-08-07
Из: Москва
Пользователь №: 29 765



Хочется упаковать два потока данных в один на удвоенной частоте.

Вход 10+10 пар DDR LVDS и выход 10 пар DDR LVDS. Частота 65МГц.

Хочется сделать на MachXO2-2000 в 256bga. Задача вроде как не сложная, но DDR LVDS навевает сомнения...
Кто что скажет?
Go to the top of the page
 
+Quote Post
des00
сообщение May 21 2015, 15:58
Сообщение #2


Вечный ламер
******

Группа: Модераторы
Сообщений: 7 248
Регистрация: 18-03-05
Из: Томск
Пользователь №: 3 453



Цитата(Ant_m @ May 21 2015, 16:49) *
Кто что скажет?

без обид, но могу сказать только одно : в даташите не написано?


--------------------
Go to the top of the page
 
+Quote Post
Ant_m
сообщение May 21 2015, 17:42
Сообщение #3


Знающий
****

Группа: Свой
Сообщений: 756
Регистрация: 14-08-07
Из: Москва
Пользователь №: 29 765



прошу прощения, но программируемая логика не мой профиль, поэтому возможно это и выглядит как глупый вопрос. laughing.gif
В документе много всего написано, но поскольку опыта с CPLD/FPGA мало, то не хочется принимать желаемое за действительное. понятно что надо сделать проект, но пока я его сделаю и пройду по полям из граблей пройдет не мало времени.
Go to the top of the page
 
+Quote Post
Kuzmi4
сообщение May 21 2015, 19:09
Сообщение #4


Гуру
******

Группа: Свой
Сообщений: 3 304
Регистрация: 13-02-07
Из: 55°55′5″ 37°52′16″
Пользователь №: 25 329



2 Ant_m
MachXO2 Family DataSheet
page 57 / 3-16, Maximum sysIO Buffer Performance
+
вы всегда можете собрать дизайн из шаблонов (чтобы прикинуть как оно ляжет, какая частота, лягут ли лапы, и тд) на ваш случай и посмотреть что будет после P&R..
Go to the top of the page
 
+Quote Post
des00
сообщение May 22 2015, 06:06
Сообщение #5


Вечный ламер
******

Группа: Модераторы
Сообщений: 7 248
Регистрация: 18-03-05
Из: Томск
Пользователь №: 3 453



Цитата(Ant_m @ May 22 2015, 00:42) *
В документе много всего написано,

Вас должно интересовать 3 параметра : количество true и эмулируемых LVDS передатчиков/приемников, наличие поддержки DDR в IO пинах и максимальная частота которую можно гонять в режиме LVDS. Все 3 параметра находятся в даташите минут за 15. И если все параметры вас устраивают, то почему оно не должно работать ? wink.gif


--------------------
Go to the top of the page
 
+Quote Post
Ant_m
сообщение May 22 2015, 16:47
Сообщение #6


Знающий
****

Группа: Свой
Сообщений: 756
Регистрация: 14-08-07
Из: Москва
Пользователь №: 29 765



С приемом как я понял проблем нет, даже на самой медленной микросхеме. А вот с передачей есть "нюанс". Чтобы передавать ddr на скорости 130Мгц нужно самая быстрая cpld. А их в bga 0.8 нет на складах sad.gif и вообще есть только самая медленная - 4
Остается вариант gearbox 4:1, с ним исходя из бумажки, задачу можно решить... В общем начал ковырять проект в брильянтах посмотрю что выйдет.
Go to the top of the page
 
+Quote Post

Reply to this topicStart new topic
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0

 


RSS Текстовая версия Сейчас: 18th July 2025 - 01:59
Рейтинг@Mail.ru


Страница сгенерированна за 0.01394 секунд с 7
ELECTRONIX ©2004-2016