реклама на сайте
подробности

 
 
 
Reply to this topicStart new topic
> Ошибка при добавлении в QSYS рукописного модуля
Kapsik
сообщение Oct 29 2015, 12:46
Сообщение #1


Частый гость
**

Группа: Свой
Сообщений: 100
Регистрация: 28-08-13
Из: SPb
Пользователь №: 78 086



В QSYS собрана система (рис.1), HPS, RAM on-chip и рукописный модуль h2f_reg_avl. Система только из готовых IP собирается без ошибок. При добавлении рукописного модуля, QSYS также без ошибок, но в процессе Analysis & Synthesis вылазит ошибка (рис.2) (Error (10162): Verilog HDL Object Declaration error at hps_sdram_pll.sv(168): can't declare implicit net "pll_dr_clk" because the current value of 'default_nettype is "none"). В модуле hps_sdram_pll.sv цепь pll_dr_clk действительно никак не объявлена, но руками никак не поправить, квартус перегенерирует файл затирая изменения. На alteraforum нашел предложения лечить изменением .sdc файла, изменения внеc, но не помогло.
Кто сталкивался с таким? Какие могут быть причины, как пофиксить?

Среда - Quartus II 15.0 (64-bit). В 14.1 проверял, тоже самое.

Прикрепленное изображение

Рис.1


Прикрепленное изображение

Рис.2
Go to the top of the page
 
+Quote Post
Vascom
сообщение Oct 29 2015, 13:40
Сообщение #2


Местный
***

Группа: Свой
Сообщений: 232
Регистрация: 2-08-07
Из: Москва
Пользователь №: 29 534



Почему это не получается поправить руками?
Ещё можно попробовать "default_nettype" выставить в wire.
Go to the top of the page
 
+Quote Post
Kapsik
сообщение Oct 29 2015, 13:49
Сообщение #3


Частый гость
**

Группа: Свой
Сообщений: 100
Регистрация: 28-08-13
Из: SPb
Пользователь №: 78 086



Цитата(Vascom @ Oct 29 2015, 16:40) *
Почему это не получается поправить руками?
Ещё можно попробовать "default_nettype" выставить в wire.

Прописал в шапке топового модуля `default_nettype wire - эффекта нет =(

Хз почему раками не поправить, видимо этот модуль генерится заново при каждой компиляции. Вношу изменения, сохраняюсь, запускаю анализ и синтез, снова ошибка. изменения все потерты.
Go to the top of the page
 
+Quote Post
Vascom
сообщение Oct 29 2015, 14:02
Сообщение #4


Местный
***

Группа: Свой
Сообщений: 232
Регистрация: 2-08-07
Из: Москва
Пользователь №: 29 534



Если это рукописный модуль, то как он может генериться при синтезе?
Go to the top of the page
 
+Quote Post
Kapsik
сообщение Oct 29 2015, 14:09
Сообщение #5


Частый гость
**

Группа: Свой
Сообщений: 100
Регистрация: 28-08-13
Из: SPb
Пользователь №: 78 086



Цитата(Vascom @ Oct 29 2015, 17:02) *
Если это рукописный модуль, то как он может генериться при синтезе?

Ошибка не в моем модуле, а в hps_sdram_pll.sv. Но при подключении моего...
Go to the top of the page
 
+Quote Post
Kapsik
сообщение Oct 30 2015, 06:11
Сообщение #6


Частый гость
**

Группа: Свой
Сообщений: 100
Регистрация: 28-08-13
Из: SPb
Пользователь №: 78 086



Выкладываю проект, может кто глянет, а то я прям в замешательствеПрикрепленный файл  tem.zip ( 3.68 мегабайт ) Кол-во скачиваний: 32
. Рукописный кусок только заготовка, решил сразу попробовать прикрепит к QSYS, проверить что ошибок нет, а ошибки появились.
Go to the top of the page
 
+Quote Post
Sergey'F
сообщение Nov 2 2015, 19:15
Сообщение #7


Местный
***

Группа: Свой
Сообщений: 351
Регистрация: 17-09-05
Из: Москва
Пользователь №: 8 660



Цитата(Kapsik @ Oct 30 2015, 09:11) *
Выкладываю проект, может кто глянет, а то я прям в замешательствеПрикрепленный файл  tem.zip ( 3.68 мегабайт ) Кол-во скачиваний: 32
. Рукописный кусок только заготовка, решил сразу попробовать прикрепит к QSYS, проверить что ошибок нет, а ошибки появились.

Что-то Вы намудрили с обращением к регистру и разрядностями почти всего. Если хотите разрядность шины модуля 8 бит, то BE не нужны.
А лучше сделайте разрядность интерфейса модуля 32, отдельные байты выбирайте BE, учтите, что avalon сама базовую часть адреса вычитает и выставляет адрес в разрядности интерфейса. Пример на базе Вашего компонента прикрепил, у меня ошибок при компиляции нет.
Прикрепленные файлы
Прикрепленный файл  tem.zip ( 2.17 килобайт ) Кол-во скачиваний: 14
 
Go to the top of the page
 
+Quote Post
Kapsik
сообщение Nov 3 2015, 07:24
Сообщение #8


Частый гость
**

Группа: Свой
Сообщений: 100
Регистрация: 28-08-13
Из: SPb
Пользователь №: 78 086



Цитата(Sergey'F @ Nov 2 2015, 22:15) *
Что-то Вы намудрили с обращением к регистру и разрядностями почти всего. Если хотите разрядность шины модуля 8 бит, то BE не нужны.
А лучше сделайте разрядность интерфейса модуля 32, отдельные байты выбирайте BE, учтите, что avalon сама базовую часть адреса вычитает и выставляет адрес в разрядности интерфейса. Пример на базе Вашего компонента прикрепил, у меня ошибок при компиляции нет.

Да, ваше собралось без ошибок, буду изучать. Спасибо!
По поводу разрядностей, они параметром заданы и я менял их уже в QSYS при добавлении модуля. Видимо ошибка, что присвоение status_reg <= avl_writedata; было без параметра...
Просто такая странная ошибка, ссылается на pll sdram, я и не подумал, что это может быть из-за разрядности моего модуля. Буду внимательнее.
Go to the top of the page
 
+Quote Post

Reply to this topicStart new topic
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0

 


RSS Текстовая версия Сейчас: 19th June 2025 - 17:48
Рейтинг@Mail.ru


Страница сгенерированна за 0.01424 секунд с 7
ELECTRONIX ©2004-2016