реклама на сайте
подробности

 
 
2 страниц V  < 1 2  
Reply to this topicStart new topic
> Kintex индустриальный плохо себя ведет при -40, Не поднимаются некоторые GTX
Koluchiy
сообщение Jan 11 2016, 13:37
Сообщение #16


Знающий
****

Группа: Свой
Сообщений: 972
Регистрация: 12-04-09
Из: Москва
Пользователь №: 47 543



Цитата(Dmitriyspb @ Jan 11 2016, 10:52) *
Самый надежный способ и наверное самый верные.

А вы проверяли джиттер тактового сигнала при ваших критических температурах.

Предположение: Возможно при понижении температуры появляется или увеличивается джиттер тактового сигнала и этот джиттер уже критичен для вашей ПЛИС.

С такой проблемой я сталкивался и чесали уже не плис,а генератор.


Т.е. джиттер тактового не влияет на надежность захвата CPLL, но приводит к невозможности захвата сигнала приемником?
На внутренней петле микросхема захватывает сигнал со своего же передатчика.
Go to the top of the page
 
+Quote Post
jojo
сообщение Jan 11 2016, 14:00
Сообщение #17


Знающий
****

Группа: Свой
Сообщений: 574
Регистрация: 9-10-04
Из: FPGA-city
Пользователь №: 827



Цитата(krux @ Jan 10 2016, 23:29) *
...
Итог - просранный контракт, убитые отношения с этим поставщиком м/с.

совет только один - внимательно следите за тем что, и у кого вы покупаете.


Кстати, мы у кого надо покупали, но привезли нам партию из той же, видимо, неведомой тайваньской свалки. Интересовавшие нас параметры были сильно хуже у всей партии.
Таков бизнес, деньги не пахнут.
Go to the top of the page
 
+Quote Post
Dmitriyspb
сообщение Jan 11 2016, 14:18
Сообщение #18


Местный
***

Группа: Свой
Сообщений: 397
Регистрация: 21-11-12
Из: Россия г. Санкт-Петербург
Пользователь №: 74 498



Цитата(Koluchiy @ Jan 11 2016, 16:37) *
Т.е. джиттер тактового не влияет на надежность захвата CPLL, но приводит к невозможности захвата сигнала приемником?
На внутренней петле микросхема захватывает сигнал со своего же передатчика.


Вы не так поняли.
Если у Вас пропадает lock от PLL FPGA, то тут 2 причины:
1. Параметры PLL заданы верно, а тактовый генератор начинает шуметь при низких температурах (джиттер у тактового сигнала большой -> поэтому PLL не может захватить)
2. Параметры PLL не верные и шумит тактовый генератор при низких температурах.
Либо по отдельности...

Что делать?!
1. Проверить настройки PLL (погрузиться со словарем в доку от производителя ПЛИС и найти эту заветную допустимую цифру джиттера, она там должна быть!!!!!)
2. Взять доку на генератор и посмотреть на его джиттер во всем требуемом диапазоне.
3. Написать на листочке бумаги эти две цифры и сравнить их. Если джиттер генератора меньше максимального джиттера ПЛИС, то все хорошо.
4. Смотрите топологию платы и пытаетесь убедиться в том, что трассировка выполнена верно и оптимально.
5. Если к этому времени проблема не ушла, тогда берёте осциллограф и пытаетесь измерить джиттер генератора во всем требуемом температурном диапазоне.
6. Если проблема не ушла, тогда увольняетесь biggrin.gif


--------------------
Победа - это когда N раз упал и N+1 раз встал.
Go to the top of the page
 
+Quote Post
Koluchiy
сообщение Jan 11 2016, 14:30
Сообщение #19


Знающий
****

Группа: Свой
Сообщений: 972
Регистрация: 12-04-09
Из: Москва
Пользователь №: 47 543



Цитата(Dmitriyspb @ Jan 11 2016, 18:18) *
Вы не так поняли.
Если у Вас пропадает lock от PLL FPGA

Это Вы не так поняли.
Lock не пропадает. Пропадает захват приемного сигнала при включении и загрузке из флеш-памяти.
Go to the top of the page
 
+Quote Post
Corner
сообщение Jan 11 2016, 18:03
Сообщение #20


Профессионал
*****

Группа: Участник
Сообщений: 1 072
Регистрация: 11-12-12
Пользователь №: 74 815



Аналогичные симптомы. Из-за срыва синхронизации не принимались правильные последовательности целиком, хотя PLL была уверена, что все ОК. Ставили внешний генератор на опору передающей ПЛИС вне морозилки, думали - а вдруг он косячит. Нет, косяк внутри ПЛИС с PLL генератором. PLL это ГУН с ФАПЧ и на минусе петля ФАПЧ, по всем симптомам, разваливается. Стоит чуть прогреть кристалл и данные начинаю приходить.
Go to the top of the page
 
+Quote Post
dm.pogrebnoy
сообщение Jan 11 2016, 21:07
Сообщение #21


Знающий
****

Группа: Свой
Сообщений: 747
Регистрация: 11-04-07
Пользователь №: 26 933



Цитата(Corner @ Jan 11 2016, 21:03) *
Аналогичные симптомы. Из-за срыва синхронизации не принимались правильные последовательности целиком, хотя PLL была уверена, что все ОК. Ставили внешний генератор на опору передающей ПЛИС вне морозилки, думали - а вдруг он косячит. Нет, косяк внутри ПЛИС с PLL генератором. PLL это ГУН с ФАПЧ и на минусе петля ФАПЧ, по всем симптомам, разваливается. Стоит чуть прогреть кристалл и данные начинаю приходить.

Может питание? Или параметры пассива уплывали недопустимо? На конденсаторах не экономики? Было ли обращение к представителям Xilinx?


--------------------
Go to the top of the page
 
+Quote Post
VladimirB
сообщение Jan 11 2016, 23:05
Сообщение #22


Знающий
****

Группа: Свой
Сообщений: 614
Регистрация: 12-06-09
Из: рядом с Москвой
Пользователь №: 50 219



Вот у буржуинов на морозе проблемы тоже:
https://forums.xilinx.com/xlnx/board/crawl_...essage.id=14515

закончилось пока всё ничем: "ставьте Виваду - там GT аттрибуты лучше" - но попкорн ещё остался.

З.Ы. а может это местные специалисты туда запостили, хз.
Go to the top of the page
 
+Quote Post
Dmitriyspb
сообщение Jan 12 2016, 06:37
Сообщение #23


Местный
***

Группа: Свой
Сообщений: 397
Регистрация: 21-11-12
Из: Россия г. Санкт-Петербург
Пользователь №: 74 498



Цитата(Koluchiy @ Jan 11 2016, 17:30) *
Это Вы не так поняли.
Lock не пропадает. Пропадает захват приемного сигнала при включении и загрузке из флеш-памяти.


А как Вы контролируете Ваш lock?????? Так и не ответили


--------------------
Победа - это когда N раз упал и N+1 раз встал.
Go to the top of the page
 
+Quote Post
_4afc_
сообщение Jan 12 2016, 06:46
Сообщение #24


Профессионал
*****

Группа: Свой
Сообщений: 1 262
Регистрация: 13-10-05
Из: Санкт-Петербург
Пользователь №: 9 565



Цитата(VladimirB @ Jan 12 2016, 02:05) *
Вот у буржуинов на морозе проблемы тоже:


Только у всех буржуинских плат не работает только GTX_X0Y2, что несколько подозрительно. Может таки питание/нагрузка на банк?
Go to the top of the page
 
+Quote Post
Dmitriyspb
сообщение Jan 12 2016, 06:53
Сообщение #25


Местный
***

Группа: Свой
Сообщений: 397
Регистрация: 21-11-12
Из: Россия г. Санкт-Петербург
Пользователь №: 74 498



-


--------------------
Победа - это когда N раз упал и N+1 раз встал.
Go to the top of the page
 
+Quote Post
Koluchiy
сообщение Jan 12 2016, 11:03
Сообщение #26


Знающий
****

Группа: Свой
Сообщений: 972
Регистрация: 12-04-09
Из: Москва
Пользователь №: 47 543



Цитата(Dmitriyspb @ Jan 12 2016, 10:53) *
Что Вы понимаете под фразой "захват приемного сигнала"???????????????????????????????????????

Ну например, так.

Делаете проект с IBERT.
Подключаетесь к IBERT в Chipscope.
Ставите там внутреннюю петлю на порт, оно показывает или что-то типа "link 3.125 Gbps" или "no link".

P.S. Многовато эмоций от Вас, не? То начинаете учить меня читать даташиты, то по 2 раза один и тот же вопрос, то куча вопросительных знаков.
Go to the top of the page
 
+Quote Post
Dmitriyspb
сообщение Jan 12 2016, 11:18
Сообщение #27


Местный
***

Группа: Свой
Сообщений: 397
Регистрация: 21-11-12
Из: Россия г. Санкт-Петербург
Пользователь №: 74 498



Цитата(Koluchiy @ Jan 12 2016, 14:03) *
P.S. Многовато эмоций от Вас, не? То начинаете учить меня читать даташиты, то по 2 раза один и тот же вопрос, то куча вопросительных знаков.


Взаимно. Желаю Вам так и продолжать

P.S. Надумывайте вы много. Все хорошо. Не переживайте, мне все равно на Вас и Ваши дела.


--------------------
Победа - это когда N раз упал и N+1 раз встал.
Go to the top of the page
 
+Quote Post
dm.pogrebnoy
сообщение Jan 12 2016, 11:34
Сообщение #28


Знающий
****

Группа: Свой
Сообщений: 747
Регистрация: 11-04-07
Пользователь №: 26 933



Koluchiy
Кстати, какой версией ПО пользуетесь. Если чипоскоп, то наверное ISE. Может Vivado попробовать, как на форуме хилых советуют? Или просто атрибуты перенести из Вивадовской версии в ваш проект?


--------------------
Go to the top of the page
 
+Quote Post
Koluchiy
сообщение Jan 12 2016, 12:50
Сообщение #29


Знающий
****

Группа: Свой
Сообщений: 972
Регистрация: 12-04-09
Из: Москва
Пользователь №: 47 543



Цитата(dm.pogrebnoy @ Jan 12 2016, 15:34) *
Koluchiy
Кстати, какой версией ПО пользуетесь. Если чипоскоп, то наверное ISE. Может Vivado попробовать, как на форуме хилых советуют? Или просто атрибуты перенести из Вивадовской версии в ваш проект?

Ага, сейчас этим занимаюсь.
Но, честно говоря, не слишком в эту версию верю.
Go to the top of the page
 
+Quote Post

2 страниц V  < 1 2
Reply to this topicStart new topic
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0

 


RSS Текстовая версия Сейчас: 30th June 2025 - 09:44
Рейтинг@Mail.ru


Страница сгенерированна за 0.01463 секунд с 7
ELECTRONIX ©2004-2016