реклама на сайте
подробности

 
 
 
Reply to this topicStart new topic
> шум внесенный плис
sergey sva
сообщение May 26 2016, 10:16
Сообщение #1


Гуру
******

Группа: Свой
Сообщений: 2 546
Регистрация: 23-05-07
Из: Самарская область Сызрань
Пользователь №: 27 923



Можно как то определить уровень фазового шума который накладывается самой плис ? Например клок на xc6slx9 приходит c si531AC125M000DG проходит через 10 инверторов последовательно включенных и выходит на ножку плис, плис какие-то шумы вносит в сигнал? как примерно прикинуть?
Go to the top of the page
 
+Quote Post
alexPec
сообщение May 26 2016, 10:42
Сообщение #2


Профессионал
*****

Группа: Свой
Сообщений: 1 284
Регистрация: 9-04-06
Пользователь №: 15 968



Цитата(sergey sva @ May 26 2016, 14:16) *
Можно как то определить уровень фазового шума который накладывается самой плис ? Например клок на xc6slx9 приходит c si531AC125M000DG проходит через 10 инверторов последовательно включенных и выходит на ножку плис, плис какие-то шумы вносит в сигнал? как примерно прикинуть?

Обязательно внесет. По крайней мере, когда я использовал циклон 3 для SDR, прохождение через любой инвертор, и даже просто через плис (входн. и выходн. буферы) убивает всю чистоту сигнала. Даже родной PLL (через dedicated ноги) дает меньший шум, чем очень чистый генератор пустить через плис. На вскидку, вроде надо было мне 30 ps джитера, с плис выходило на порядок больше. Пришлось генератор проводами тащить, от плис отрезать.
Go to the top of the page
 
+Quote Post
bogaev_roman
сообщение May 26 2016, 10:53
Сообщение #3


Профессионал
*****

Группа: Свой
Сообщений: 1 088
Регистрация: 20-10-09
Из: Химки
Пользователь №: 53 082



Цитата(sergey sva @ May 26 2016, 13:16) *
как примерно прикинуть?

Вообще все данные в документации есть. Просто тащить сигнал через плис - безумие, нужна синхронная логика и здесь стоит отталкиваться от джиттера pll. К примеру, для моего текущего virtex6 на входной частоте 122.88МГц Pk-to-Pk Jitter 130.432ps и Phase error 113.74. Если частоту задавать выше, то цифра увеличится.
Go to the top of the page
 
+Quote Post
sergey sva
сообщение May 26 2016, 11:02
Сообщение #4


Гуру
******

Группа: Свой
Сообщений: 2 546
Регистрация: 23-05-07
Из: Самарская область Сызрань
Пользователь №: 27 923



В разделе электрические характеристики ? Бывают плис с низким уровнем шума? А если синхронная логика шум будет меньше, на сколько?
Go to the top of the page
 
+Quote Post
bogaev_roman
сообщение May 26 2016, 11:12
Сообщение #5


Профессионал
*****

Группа: Свой
Сообщений: 1 088
Регистрация: 20-10-09
Из: Химки
Пользователь №: 53 082



Цитата(sergey sva @ May 26 2016, 14:02) *
В разделе электрические характеристики?

Вроде бы да, у альтеры ключевые слова DC and switching characteristics. В случае синхронной логики, мне кажется, нужно ориентироваться именно на фазовый шум pll (ксати, посмотрел там настройки есть, в зависимости от которых он меняется в разы - jitter optimization) и шумы портов (тут тоже думаю от стандарта зависит). bb-offtopic.gif Если Вы планируете делать связку плис с АЦП/ЦАП, которые будут питаться от общей частоты, то эти фазовые шумы не важны - там важно обеспечить попадание фронта/среза частоты в центр окна данных.
Go to the top of the page
 
+Quote Post
des00
сообщение May 27 2016, 03:12
Сообщение #6


Вечный ламер
******

Группа: Модераторы
Сообщений: 7 248
Регистрация: 18-03-05
Из: Томск
Пользователь №: 3 453



http://www.analog.com/library/analogDialog...timization.html - читать все. но, если по диагонали, то смотреть Summary of Clock-Driver Gates and Their Additive Jitter



--------------------
Go to the top of the page
 
+Quote Post

Reply to this topicStart new topic
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0

 


RSS Текстовая версия Сейчас: 18th July 2025 - 17:46
Рейтинг@Mail.ru


Страница сгенерированна за 0.01538 секунд с 7
ELECTRONIX ©2004-2016