|
Overclocking АЦП STM32F746 |
|
|
|
Jul 5 2016, 06:18
|
Участник

Группа: Участник
Сообщений: 47
Регистрация: 11-08-15
Пользователь №: 87 951

|
Всем привет!
Кто нибудь пробовал или слышал про возможность работы АЦП STM32F7 на частоте выборок выше номинальной? Какие параметры при этом ухудшатся?
Дело в том, что у STM32F7 модуль АЦП остался тот же, что и у STM32F4. В результате получилось такое недорозумение с делителями, что на максимальной частоте ядра процессора частота выборок АЦП либо существенно ниже номинала, либо выше номинала. А что бы АЦП работало на номинальной частоте - частоту ядра придется существенно снизить, что меня не устраивает.
Сообщение отредактировал ozone - Jul 5 2016, 06:21
|
|
|
|
|
Jul 6 2016, 18:46
|
Участник

Группа: Участник
Сообщений: 47
Регистрация: 11-08-15
Пользователь №: 87 951

|
Цитата(alx125 @ Jul 6 2016, 04:33)  о каком АЦП речь - их там два типа: SAR ADC и SDADC ? А также напишите про числа - частота ядра и про АЦП опа, скачал новый куб, похоже там что то пофиксили, оверклокинг на ацп уже не делается. А так, там тройное АЦП SAR. Максимальная частота ЦПУ 216МГц Fclk Типовая частота тактирования АЦП 30МГц (2msps в одинарном режиме, 6msps в триплексном режиме) Fclk Макс. частота тактирования АЦП 36МГц (2,4msps в одинарном режиме, 7,2msps в триплексном режиме) Коэффициенты деления устроены так, что бы получить Fclk=36МГц нужно снизить частоту ЦПУ до 144МГц. При 216МГц Fclk можно получить 27МГц максимум (5.4msps).
|
|
|
|
|
Jul 6 2016, 20:11
|
Участник

Группа: Участник
Сообщений: 47
Регистрация: 11-08-15
Пользователь №: 87 951

|
Цитата(scifi @ Jul 6 2016, 21:50)  Вы уверены, что вам эта частота оцифровки подойдёт? Там у PLL джиттер такой, что мама не горюй. Мне оцифровать нужно сигнал около 1,5 МГц, по msps я хочу передискретизацию, чтобы с антиалиасинговыми фильтрами не сильно мудрить. А джиттер у PLL максимум 200ps, вроде нормально для такой частоты.
Сообщение отредактировал ozone - Jul 6 2016, 20:14
|
|
|
|
|
Jul 7 2016, 10:04
|
Гуру
     
Группа: Свой
Сообщений: 3 020
Регистрация: 7-02-07
Пользователь №: 25 136

|
Цитата(ozone @ Jul 6 2016, 23:11)  А джиттер у PLL максимум 200ps, вроде нормально для такой частоты. Осталось понять, что именно они имеют в виду, когда пишут "200 пс". К примеру, посмотрите на "Bit Time CAN jitter, Cycle to cycle at 1 MHz on 1000 samples" - 330 пс. Откуда взялись эти 330 пс, если там всё шоколадно и не более 200 пс? Отож... Короче, я вангую, что фазовый шум частоты оцифровки будет чудовищный. Давным-давно баловался с triple-interleaved mode на STM32F4. Деталей не помню, но впечатления остались так себе. В общем, предсказываю, что не взлетит. Попробуйте хоть на какой-нибудь частоте для начала. Если увидете, что получается гадость, можно будет не продолжать изыскания в этом направлении, а заняться чем-то более полезным.
|
|
|
|
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0
|
|
|