реклама на сайте
подробности

 
 
 
Reply to this topicStart new topic
> Входной буфер ПЛИС, подробности схемотехники
embddr
сообщение Sep 26 2016, 07:55
Сообщение #1


Частый гость
**

Группа: Свой
Сообщений: 127
Регистрация: 16-09-08
Из: Москва
Пользователь №: 40 233



Здравствуйте!

Как известно, большинство ПЛИС поддерживают различные стандарты ввода-вывода на своих пинах. При этом, стандарты часто сильно отличаются как по логическим уровням, так и по схемотехнике входных/выходных каскадов.

В связи с этим вопрос: действительно ли в ПЛИС реализованы все разновидности буферов в виде коммутируемых схемных ячеек, или всё делается на базе одного буфера с переключением какой либо обвязки?
Например, используется ли в ПЛИС "настоящий" входной буфер LVCMOS или это какой нибудь дифференциальный каскад, который используется как на LVCMOS, так и на SSTL, HSTL и пр?
Go to the top of the page
 
+Quote Post
Vascom
сообщение Sep 26 2016, 12:12
Сообщение #2


Местный
***

Группа: Свой
Сообщений: 232
Регистрация: 2-08-07
Из: Москва
Пользователь №: 29 534



Возьми конкретную интересующую модель ПЛИС и посмотри её даташит. Обычно там всё подробно описано.
Go to the top of the page
 
+Quote Post
Boris_TS
сообщение Sep 26 2016, 12:15
Сообщение #3


Злополезный
****

Группа: Свой
Сообщений: 608
Регистрация: 19-06-06
Из: Russia Taganrog
Пользователь №: 18 188



Вопрос какой-то у Вас неконкретный, не указаны: ни тип ПЛИС (FPGA/CPLD), ни производитель, ни семейство ПЛИС. Однако же попробую умеренно конкретно ответить.

Для FPGA Xilinx 7-го семейства Artix-7/Kintex-7/Virtex-7 в I/O Block'ах используются 2 вида входных буферов: униполярные и дифференциальные.
Униполярные буферы питаются от VCC (для HP от 1.2В до 1.8В, для HR от 1.2В до 3.3В), дифференциальные - от VCCAUX (только 1.8В).
Соответственно, на диф. вход крайне вредно подавать что-либо надолго превышающее VCCAUX.

Стандарты, использующие Vref (например SSTL) используют дифференциальные входные буферы.
Go to the top of the page
 
+Quote Post
vova2211
сообщение Sep 26 2016, 12:43
Сообщение #4


Участник
*

Группа: Участник
Сообщений: 15
Регистрация: 20-09-16
Пользователь №: 93 411



IO SELL в совеременных FPGA это достаточно сложный аппарат, с кучей транзисторов , резисторов и клампинг диодов. Они отличаются не только по стандартам , а также в каждом стандарте поддерживают разные модели входных статических/динамических терминаций (ODT и тд)и сил тока выхода. Для разной силы тока на выходе парралельно стоят несколько фетов на П и на Н, которые открываются одновременнно, с целью снизить выходное сопротивление.
Легче всего изучить устройство IO SELL по Spice модели, которую можно запросить у производителя, подписав NDA (Неразглашайку).
Если вас интереуют сами графики поведения ток/напражение/ время - открывайте IBIS модель, он читабельный . Ментор даже дает скачать IBIS Viewer нахаляву.


--------------------
Чтобы научиться плавать, нужно плавать.
Go to the top of the page
 
+Quote Post
embddr
сообщение Sep 26 2016, 14:15
Сообщение #5


Частый гость
**

Группа: Свой
Сообщений: 127
Регистрация: 16-09-08
Из: Москва
Пользователь №: 40 233



Спасибо за ответы.

Конкретизирую: интересует входные буферы Altera Arria V.
В даташите, конечно, такой информации не дают, однако по значениям границ входного напряжения можно предположить, что входной каскад LVCMOS там настоящий. Но это только предположение.

Получить spice модель - это самый лучший вариант. IBIS не годится, т.к. нужно знать, что на выходе у входного буфера.
Go to the top of the page
 
+Quote Post
BackEnd
сообщение Sep 26 2016, 20:43
Сообщение #6


Местный
***

Группа: Участник
Сообщений: 201
Регистрация: 28-07-16
Пользователь №: 92 747



Цитата(embddr @ Sep 26 2016, 14:15) *
Конкретизирую: интересует входные буферы Altera Arria V. В даташите, конечно, такой информации не дают, однако по значениям границ входного напряжения можно предположить, что входной каскад LVCMOS там настоящий. Но это только предположение.

1. Стр. 135 Arria V Device Handbook Volume 1: Device Interfaces and Integration, https://www.altera.com/en_US/pdfs/literatur...ia-v/av_5v2.pdf
2. Table 5-6: Supported I/O Standards in FPGA I/O for Arria V Devices
3. Например, 3.3 V LVTTL/3.3 V LVCMOS
4. Тогда Standard Support: JESD8-B
5. JEDEC SOLID STATE TECHNOLOGY ASSOCIATION
https://www.jedec.org/standards-documents/r...ue&sort=asc
http://www.designers-guide.org/Forum/Attac...s/JDEC_3_3V.pdf
http://www.jedec.org/sites/default/files/docs/jesd8c-01.pdf

Цитата(embddr @ Sep 26 2016, 14:15) *
Получить spice модель - это самый лучший вариант.

Кое-что здесь
https://www.altera.com/support/support-reso...est/hspice.html



--------------------
"Классики марксизма говорили, что общественно-экономическая формация меняется с изменением средств производства, которые всегда принадлежали имущему классу.
И сейчас мы находимся в системе координат капитализма, когда самые передовые средства производства принадлежат уже не капиталистам.
Люди, у которых нет обуви, имеют гаджеты. Сейчас создана такая информационная паутина, что вместо коллективного бессознательного можно говорить о коллективном сознании.
Если иметь мозги и гаджеты, можно перевернуть весь мир. Коллективное сознание будет управлять миром! Это исторический путь, который нельзя миновать."
Вячеслав Мальцев
Go to the top of the page
 
+Quote Post
embddr
сообщение Sep 27 2016, 11:12
Сообщение #7


Частый гость
**

Группа: Свой
Сообщений: 127
Регистрация: 16-09-08
Из: Москва
Пользователь №: 40 233



Спасибо!

Цитата(BackEnd @ Sep 26 2016, 23:43) *

Это интересно, но не совсем то, что нужно - эти модели не позволяют посмотреть, что на выходе входных буферов.
Go to the top of the page
 
+Quote Post

Reply to this topicStart new topic
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0

 


RSS Текстовая версия Сейчас: 19th July 2025 - 19:03
Рейтинг@Mail.ru


Страница сгенерированна за 0.01425 секунд с 7
ELECTRONIX ©2004-2016