реклама на сайте
подробности

 
 
 
Reply to this topicStart new topic
> xilinx ise 14.6 ChipScope, Не выводятся сигналы
Kostochkin
сообщение Jun 2 2017, 13:30
Сообщение #1


Участник
*

Группа: Участник
Сообщений: 47
Регистрация: 7-08-15
Пользователь №: 87 886



Здравствуйте, Никогда раньше не пользовался ChipScope, но пришла пора. ОП - windows 10 64bit, ISE 14.6.

Собрал проект, компилируется, в кристалл прошивается, spartan 6.
Но когда я настраиваю ChipScope, при задании сигналов триггерам отображаются процентов 10% всех сигналов проекта...
Не могу понять в чем дело, подскажите пожалуйста.
В проекте один clock 25mhz, и одна pll.
Спасибо.





Сообщение отредактировал Kostochkin - Jun 2 2017, 13:49
Go to the top of the page
 
+Quote Post
litv
сообщение Jun 2 2017, 13:47
Сообщение #2


Местный
***

Группа: Свой
Сообщений: 401
Регистрация: 6-10-04
Из: Воронеж
Пользователь №: 806



Попробуй в пропертях синтеза
Keep Hierarchy - "Yes" . И пересинтезить.
Go to the top of the page
 
+Quote Post
Kostochkin
сообщение Jun 2 2017, 13:57
Сообщение #3


Участник
*

Группа: Участник
Сообщений: 47
Регистрация: 7-08-15
Пользователь №: 87 886



Цитата(litv @ Jun 2 2017, 16:47) *
Попробуй в пропертях синтеза
Keep Hierarchy - "Yes" . И пересинтезить.


тоже самое, видятся только внутренние сигналы pll, а топ модуля нет, вернее только два...
Go to the top of the page
 
+Quote Post
Daedal07
сообщение Jun 2 2017, 19:05
Сообщение #4


Местный
***

Группа: Свой
Сообщений: 287
Регистрация: 3-12-07
Из: г.Казань
Пользователь №: 32 913



Цитата(Kostochkin @ Jun 2 2017, 16:57) *
тоже самое, видятся только внутренние сигналы pll, а топ модуля нет, вернее только два...


Есть два варианта:

1. В результате синтеза сигналы были "выброшены" из проекта, как незадействованные.
Т.е. если к сигналам ничего не подключено наружу ПЛИС прямо или опосредовано, то синтезатор их выкидывает..
2. Эти сигналы имеют другое имя в другом entity и под другим именем присутствуют в chipscope.


--------------------
Сжимаются ужи насмешкой лжи
Go to the top of the page
 
+Quote Post
Golikov A.
сообщение Jun 3 2017, 05:29
Сообщение #5


Гуру
******

Группа: Свой
Сообщений: 4 256
Регистрация: 17-02-06
Пользователь №: 14 454



Перейдите на план ахеад, там чип скоп вставляется проще и понятнее.
Вы там синтезите проект, открываете синтез, помечаете сигналы которые вам нужны на схеме, среда автоматически ставит на них защиту от оптимизации при плайсинге, потом вставляете чипскоп и плейсити, все значительно удобнее чем в ISE.

Много сигналов пропадает при синтезе во время оптимизации.
сохранять иерархию - это не дает перемешивать модули.
Но надо еще делать (* KEEP = "TRUE" *) для сетей и для сигналов модулей
еще был какой то ключик который перед модулем ставился, чтобы его висящие порты не резались, но что-то не могу вспомнить...



Go to the top of the page
 
+Quote Post
dm.pogrebnoy
сообщение Jun 3 2017, 08:49
Сообщение #6


Знающий
****

Группа: Свой
Сообщений: 747
Регистрация: 11-04-07
Пользователь №: 26 933



Предлагаю не пользоваться Core Inseter'ом. Сходите в Chipscope сгенерите два ядра - ILA и ICON. К ILA подключаете интересующие вас сигналы, ICON соединяете с ILA одной шиной, затем компилируете проект. Проблемы могут возникнуть только при большой степени вложенности модулей, там прокидывать сигналы до ILA может быть мучительно, зато синтезатор точно ничего не соптимизирует.


--------------------
Go to the top of the page
 
+Quote Post
Kostochkin
сообщение Jun 5 2017, 08:35
Сообщение #7


Участник
*

Группа: Участник
Сообщений: 47
Регистрация: 7-08-15
Пользователь №: 87 886



Спасибо всем.
ISE и правда оптимизирует многие сигналы, буду разбираться почему это происходит.
Go to the top of the page
 
+Quote Post
dm.pogrebnoy
сообщение Jun 5 2017, 09:13
Сообщение #8


Знающий
****

Группа: Свой
Сообщений: 747
Регистрация: 11-04-07
Пользователь №: 26 933



Цитата(dm.pogrebnoy @ Jun 3 2017, 11:49) *
Сходите в Chipscope

= Сходите в Coregen


--------------------
Go to the top of the page
 
+Quote Post
AVR
сообщение Jun 5 2017, 12:02
Сообщение #9


фанат Linux'а
*****

Группа: Свой
Сообщений: 1 353
Регистрация: 23-10-05
Из: SPB.RU
Пользователь №: 10 008



Цитата(Kostochkin @ Jun 5 2017, 11:35) *
ISE и правда оптимизирует многие сигналы, буду разбираться почему это происходит.

С этим не надо разбираться почему происходит, надо просто указать чтоб не выкидывало и всё.
Либо (* KEEP = "TRUE" *), но у меня подобные фокусы в Altera не проходили (понимаю, тема про Xilinx), так я повесил все интересующие линии на один светодиод выходящий наружу, объединив их простым сравнением с нулем при помощи конкатенации (в Verilog это было {signal_a, signal_b, ..., signal_N} == 0), синтезатор подумал "наверное важные линии, не буду выкидывать". Так и "спас" эти линии, и они стали видеться в Signal Tap, уверен для ChipScope это тоже безотказно сработает.


--------------------
Go to the top of the page
 
+Quote Post

Reply to this topicStart new topic
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0

 


RSS Текстовая версия Сейчас: 18th July 2025 - 17:04
Рейтинг@Mail.ru


Страница сгенерированна за 0.01367 секунд с 7
ELECTRONIX ©2004-2016