|
|
  |
xilinx ise 14.6 ChipScope, Не выводятся сигналы |
|
|
|
Jun 2 2017, 13:30
|
Участник

Группа: Участник
Сообщений: 47
Регистрация: 7-08-15
Пользователь №: 87 886

|
Здравствуйте, Никогда раньше не пользовался ChipScope, но пришла пора. ОП - windows 10 64bit, ISE 14.6. Собрал проект, компилируется, в кристалл прошивается, spartan 6. Но когда я настраиваю ChipScope, при задании сигналов триггерам отображаются процентов 10% всех сигналов проекта... Не могу понять в чем дело, подскажите пожалуйста. В проекте один clock 25mhz, и одна pll. Спасибо.  
Сообщение отредактировал Kostochkin - Jun 2 2017, 13:49
|
|
|
|
|
Jun 2 2017, 13:57
|
Участник

Группа: Участник
Сообщений: 47
Регистрация: 7-08-15
Пользователь №: 87 886

|
Цитата(litv @ Jun 2 2017, 16:47)  Попробуй в пропертях синтеза Keep Hierarchy - "Yes" . И пересинтезить. тоже самое, видятся только внутренние сигналы pll, а топ модуля нет, вернее только два...
|
|
|
|
|
Jun 2 2017, 19:05
|
Местный
  
Группа: Свой
Сообщений: 287
Регистрация: 3-12-07
Из: г.Казань
Пользователь №: 32 913

|
Цитата(Kostochkin @ Jun 2 2017, 16:57)  тоже самое, видятся только внутренние сигналы pll, а топ модуля нет, вернее только два... Есть два варианта: 1. В результате синтеза сигналы были "выброшены" из проекта, как незадействованные. Т.е. если к сигналам ничего не подключено наружу ПЛИС прямо или опосредовано, то синтезатор их выкидывает.. 2. Эти сигналы имеют другое имя в другом entity и под другим именем присутствуют в chipscope.
--------------------
Сжимаются ужи насмешкой лжи
|
|
|
|
|
Jun 5 2017, 08:35
|
Участник

Группа: Участник
Сообщений: 47
Регистрация: 7-08-15
Пользователь №: 87 886

|
Спасибо всем. ISE и правда оптимизирует многие сигналы, буду разбираться почему это происходит.
|
|
|
|
|
Jun 5 2017, 12:02
|

фанат Linux'а
    
Группа: Свой
Сообщений: 1 353
Регистрация: 23-10-05
Из: SPB.RU
Пользователь №: 10 008

|
Цитата(Kostochkin @ Jun 5 2017, 11:35)  ISE и правда оптимизирует многие сигналы, буду разбираться почему это происходит. С этим не надо разбираться почему происходит, надо просто указать чтоб не выкидывало и всё. Либо (* KEEP = "TRUE" *), но у меня подобные фокусы в Altera не проходили (понимаю, тема про Xilinx), так я повесил все интересующие линии на один светодиод выходящий наружу, объединив их простым сравнением с нулем при помощи конкатенации (в Verilog это было {signal_a, signal_b, ..., signal_N} == 0), синтезатор подумал "наверное важные линии, не буду выкидывать". Так и "спас" эти линии, и они стали видеться в Signal Tap, уверен для ChipScope это тоже безотказно сработает.
--------------------
|
|
|
|
|
  |
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0
|
|
|