реклама на сайте
подробности

 
 
 
Reply to this topicStart new topic
> Использование пина INIT_DONE Альтеровских ПЛИС
MrGalaxy
сообщение Jun 19 2018, 11:47
Сообщение #1


Частый гость
**

Группа: Участник
Сообщений: 108
Регистрация: 20-10-10
Из: город самоваров и пряников
Пользователь №: 60 298



Надо ли этот пин подтягивать к питанию?


--------------------
Вечный студент
Go to the top of the page
 
+Quote Post
Realking
сообщение Jun 19 2018, 12:04
Сообщение #2


Местный
***

Группа: Свой
Сообщений: 498
Регистрация: 4-10-04
Из: Нижний Новгород
Пользователь №: 771



Цитата(MrGalaxy @ Jun 19 2018, 14:47) *
Надо ли этот пин подтягивать к питанию?


не надо

он и так подтянут


--------------------
Человек - это существо, которое охотнее всего рассуждает о том, в чем меньше всего разбирается.
Go to the top of the page
 
+Quote Post
MrGalaxy
сообщение Jun 19 2018, 13:24
Сообщение #3


Частый гость
**

Группа: Участник
Сообщений: 108
Регистрация: 20-10-10
Из: город самоваров и пряников
Пользователь №: 60 298



Я резистор не ставил.
И получил всё время низкий уровень.
Микросхема EPF10K50RC240-3, в настройках проекта птичкой отмечено Enable INIT_DONE output.


--------------------
Вечный студент
Go to the top of the page
 
+Quote Post
new123
сообщение Jun 19 2018, 14:44
Сообщение #4


Частый гость
**

Группа: Участник
Сообщений: 140
Регистрация: 30-11-17
Пользователь №: 100 438



Используйте доку ".. Device Family Pin Connection Guidelines"

В моей так написано:

When using as optionally open-drain output dedicated INIT_DONE pin, connect this pin to an external 10-kΩ pull-up resistor to VCCPGM. When using in an AS or PS multi-device configuration mode ensure that the INIT_DONE pin is enabled in the Quartus II designs. When not using as the dedicated INIT_DONE optionally open-drain output, and when this pin is not used as an I/O pin, then connect this pin as defined in the Quartus II software.

Go to the top of the page
 
+Quote Post
MrGalaxy
сообщение Jun 20 2018, 02:58
Сообщение #5


Частый гость
**

Группа: Участник
Сообщений: 108
Регистрация: 20-10-10
Из: город самоваров и пряников
Пользователь №: 60 298



Цитата(new123 @ Jun 19 2018, 17:44) *
Используйте доку ".. Device Family Pin Connection Guidelines"
.


Спасибо, но я такого документа для флекс10 не нашёл, попробую сегодня подвесить внешний резистор, хуже, я думаю, не будет. На сайте Интела доки выложены на Стратикс, Циклон... Задал вопрос, посмотрю что ответят.

Сообщение отредактировал MrGalaxy - Jun 20 2018, 03:02


--------------------
Вечный студент
Go to the top of the page
 
+Quote Post
new123
сообщение Jun 20 2018, 06:29
Сообщение #6


Частый гость
**

Группа: Участник
Сообщений: 140
Регистрация: 30-11-17
Пользователь №: 100 438



Цитата(MrGalaxy @ Jun 20 2018, 05:58) *
Спасибо, но я такого документа для флекс10 не нашёл, попробую сегодня подвесить внешний резистор, хуже, я думаю, не будет. На сайте Интела доки выложены на Стратикс, Циклон... Задал вопрос, посмотрю что ответят.


Попробуйте тогда глянуть Altera Configuration Handbook. По моему там есть, пробежался мельком
Go to the top of the page
 
+Quote Post
Flip-fl0p
сообщение Jun 20 2018, 06:35
Сообщение #7


В поисках себя...
****

Группа: Свой
Сообщений: 729
Регистрация: 11-06-13
Из: Санкт-Петербург
Пользователь №: 77 140



А я бы попробовал посмотреть как сделано у производителей отладочных наборов. Например почти на все платы Terasic есть принципиальные схемы...
Go to the top of the page
 
+Quote Post
MrGalaxy
сообщение Jun 20 2018, 08:22
Сообщение #8


Частый гость
**

Группа: Участник
Сообщений: 108
Регистрация: 20-10-10
Из: город самоваров и пряников
Пользователь №: 60 298



Цитата(new123 @ Jun 20 2018, 09:29) *
Попробуйте тогда глянуть Altera Configuration Handbook. По моему там есть, пробежался мельком

Ага, есть в самом начале, спасибо.
Особенно убедительна последняя фраза, действительно, если логически рассудить, то резистора там не должно быть.
Цитата
An optional INIT_DONE pin is available, which signals the end of initialization and the start of user-mode. During initialization, internal logic, internal and I/O registers are initialized and I/O buffers are enabled. When initialization is finished, the INIT_DONE pin is released and pulled high by an external pull-up esistor. Once in user-mode, the user I/O pins will no longer have a weak pull-up and will function as assigned in your design.




Цитата(Flip-fl0p @ Jun 20 2018, 09:35) *
А я бы попробовал посмотреть как сделано у производителей отладочных наборов. Например почти на все платы Terasic есть принципиальные схемы...

Я уже попробовал поставить резистор, всё работает. (Как в том анекдоте: фиг ли думать, трясти надо.) biggrin.gif


--------------------
Вечный студент
Go to the top of the page
 
+Quote Post

Reply to this topicStart new topic
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0

 


RSS Текстовая версия Сейчас: 15th June 2025 - 10:21
Рейтинг@Mail.ru


Страница сгенерированна за 0.01432 секунд с 7
ELECTRONIX ©2004-2016