реклама на сайте
подробности

 
 
 
Reply to this topicStart new topic
QuadMan
сообщение Nov 1 2006, 11:21
Сообщение #1


Частый гость
**

Группа: Свой
Сообщений: 92
Регистрация: 25-10-05
Пользователь №: 10 069



Я выдаю частоту 50 МГц, полученную в PLL, на выходную ножку, которая не является "dedicated external clock output" этого PLL. Эта частота подается на CLK микросхемы SDRAM. Quartus проект компилирует, но при компиляции пишет: Warning: PLL "test_pll1:PLL1|altpll:altpll_component|pll" output port clk[0] feeds output pin "SDRAM_CLK" via non-dedicated routing -- jitter performance depends on switching rate of other design elements. Use PLL dedicated clock outputs to ensure jitter performance.
На симуляции эта частота выходит нормально.
Всвязи с этим вопросы: правильно ли сажать выход PLL на обычную I/O ножку? Будет ли корректно работать SDRAM с таким сигналом CLK?
Go to the top of the page
 
+Quote Post
Iouri
сообщение Nov 1 2006, 12:57
Сообщение #2


Местный
***

Группа: Свой
Сообщений: 364
Регистрация: 11-07-05
Пользователь №: 6 707



не думаю, что будут проблемы частота достаточно низкая
в большенстве альтерных китов они не используют выделеные
плл ноги
Go to the top of the page
 
+Quote Post
dxp
сообщение Nov 1 2006, 14:17
Сообщение #3


Adept
******

Группа: Свой
Сообщений: 3 469
Регистрация: 6-12-04
Из: Novosibirsk
Пользователь №: 1 343



Цитата(QuadMan @ Nov 1 2006, 17:21) *
Всвязи с этим вопросы: правильно ли сажать выход PLL на обычную I/O ножку?

Там будет точно такое же предупреждение. Суть-то не меняется - задержка появления этого сигнала на выводе микросхемы зависит от внутренней разводки, поэтому от джиттера просто так тут не уйти, на что Квартус и указывает.

Цитата(QuadMan @ Nov 1 2006, 17:21) *
Будет ли корректно работать SDRAM с таким сигналом CLK?

50 МГц, как уже сказали, достаточно невысокая частота, т.ч. проблем быть не должно.

Я организовывал клок для внешней синхронной памяти так: PLL'ем генерировал две частоты - (в моем случае) 100 МГц рабочая, 200 МГц - вспомогательная, для организации клока. Эта вспомогательная частота 200 МГц генерится со свигом фазы - задержкой. Задежка между положительными фронтами составляет 2.5 нс. Далее системный клок подаем на вход данных триггера IO элемента и тактируем этот триггер сдвинутым клоком. Данные и адреса тактируются системным клоком 100 МГц. В итоге, наружу клок для памяти вываливается ровно через 2.5 после данных/адресов. От разводки не зависит. И на моделировании выглядит красиво и в реале работает, как задумано.


--------------------
«Отыщи всему начало, и ты многое поймёшь» К. Прутков
Go to the top of the page
 
+Quote Post
solidreg
сообщение Nov 5 2006, 16:27
Сообщение #4


Участник
*

Группа: Свой
Сообщений: 74
Регистрация: 24-10-05
Пользователь №: 10 056



Надо поместить ALTCLKCTRL компонент после PLLa, и сам PLL установить в "In Zеro Delay Buffer Mode". И тогда PLL выдаст такт прямо на эту ногу.
Go to the top of the page
 
+Quote Post

Reply to this topicStart new topic
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0

 


RSS Текстовая версия Сейчас: 16th July 2025 - 00:32
Рейтинг@Mail.ru


Страница сгенерированна за 0.03506 секунд с 7
ELECTRONIX ©2004-2016