Цитата(QuadMan @ Nov 1 2006, 17:21)

Всвязи с этим вопросы: правильно ли сажать выход PLL на обычную I/O ножку?
Там будет точно такое же предупреждение. Суть-то не меняется - задержка появления этого сигнала на выводе микросхемы зависит от внутренней разводки, поэтому от джиттера просто так тут не уйти, на что Квартус и указывает.
Цитата(QuadMan @ Nov 1 2006, 17:21)

Будет ли корректно работать SDRAM с таким сигналом CLK?
50 МГц, как уже сказали, достаточно невысокая частота, т.ч. проблем быть не должно.
Я организовывал клок для внешней синхронной памяти так: PLL'ем генерировал две частоты - (в моем случае) 100 МГц рабочая, 200 МГц - вспомогательная, для организации клока. Эта вспомогательная частота 200 МГц генерится со свигом фазы - задержкой. Задежка между положительными фронтами составляет 2.5 нс. Далее системный клок подаем на вход данных триггера IO элемента и тактируем этот триггер сдвинутым клоком. Данные и адреса тактируются системным клоком 100 МГц. В итоге, наружу клок для памяти вываливается ровно через 2.5 после данных/адресов. От разводки не зависит. И на моделировании выглядит красиво и в реале работает, как задумано.
«Отыщи всему начало, и ты многое поймёшь» К. Прутков