реклама на сайте
подробности

 
 
 
Reply to this topicStart new topic
> Ядро PCI Target на VHDL (xilinx), Склепал свое ядро, но при запуске система виснет?
Санчо
сообщение Dec 1 2006, 17:38
Сообщение #1





Группа: Новичок
Сообщений: 11
Регистрация: 30-07-06
Пользователь №: 19 193



Может кто поковыряется в коде да посоветует че нибудь. Вроде все требования стандарта выполнил. Как только отключаю сигналы DEVSEL# и TRDY# - начинает грузиться. Хотя управляю ими имхо правильно. Код могу намылить, а могу и пристегнуть на форум - по желанию трудящихся.
Go to the top of the page
 
+Quote Post
lexus.mephi
сообщение Dec 1 2006, 17:40
Сообщение #2


Местный
***

Группа: Свой
Сообщений: 268
Регистрация: 24-09-05
Пользователь №: 8 903



Пристегни на форуме код. А что это за ядро такое?


--------------------
Мои сайты:www.systemverilog.ru
Go to the top of the page
 
+Quote Post
Санчо
сообщение Dec 1 2006, 17:53
Сообщение #3





Группа: Новичок
Сообщений: 11
Регистрация: 30-07-06
Пользователь №: 19 193



Ядро - самопал. Должно поддерживать пространство ИО и МЕМОРИ. Прием данных от pci, кое-какая обработка и обратно в pci
Go to the top of the page
 
+Quote Post
makc
сообщение Dec 1 2006, 17:58
Сообщение #4


Гуру
******

Группа: Админы
Сообщений: 3 621
Регистрация: 18-10-04
Из: Москва
Пользователь №: 904



Цитата(Санчо @ Dec 1 2006, 17:38) *
Может кто поковыряется в коде да посоветует че нибудь. Вроде все требования стандарта выполнил. Как только отключаю сигналы DEVSEL# и TRDY# - начинает грузиться. Хотя управляю ими имхо правильно. Код могу намылить, а могу и пристегнуть на форум - по желанию трудящихся.


Могу посоветовать взять ChipScope Pro и посмотреть, на какой транзакции (при каких сигналах) просиходит зависание. Хотя Вы и предполагаете правильность управления, но материнская плата может думать иначе. Поэтому самый реальный путь к избавлению от зависаний - точное установление их причины в форме временной диаграммы.


--------------------
BR, Makc
В недуге рождены, вскормлены тленом, подлежим распаду. (с) У.Фолкнер.
Go to the top of the page
 
+Quote Post
Санчо
сообщение Dec 1 2006, 18:10
Сообщение #5





Группа: Новичок
Сообщений: 11
Регистрация: 30-07-06
Пользователь №: 19 193



Попробую chipscope
Go to the top of the page
 
+Quote Post
klop
сообщение Dec 1 2006, 19:17
Сообщение #6


Местный
***

Группа: Свой
Сообщений: 433
Регистрация: 28-02-06
Пользователь №: 14 788



Может для начала покрутить какой нибудь testbenchик ну хоть от PLDA. Когда то давно он мне сильно жизнь облегчил.
Go to the top of the page
 
+Quote Post
Wild
сообщение Dec 1 2006, 19:24
Сообщение #7


Местный
***

Группа: Участник
Сообщений: 216
Регистрация: 26-05-06
Из: Коломна
Пользователь №: 17 479



Времена предустановки и удержания сигналов относительно клока соблюдены?
Go to the top of the page
 
+Quote Post
Санчо
сообщение Dec 1 2006, 20:01
Сообщение #8





Группа: Новичок
Сообщений: 11
Регистрация: 30-07-06
Пользователь №: 19 193



Цитата(klop @ Dec 1 2006, 18:17) *
Может для начала покрутить какой нибудь testbenchик ну хоть от PLDA. Когда то давно он мне сильно жизнь облегчил.

В том то и дело что нет заведомо правильного testbench. А от ксилинксовской корки можно как нибудь tb прикрутить?


Цитата(Wild @ Dec 1 2006, 18:24) *
Времена предустановки и удержания сигналов относительно клока соблюдены?

На выходных еще раз проверю...

Я тут с ответами запутался - не обращайте внимания...

Сообщение отредактировал Санчо - Dec 1 2006, 19:58
Go to the top of the page
 
+Quote Post
Санчо
сообщение Dec 1 2006, 22:41
Сообщение #9





Группа: Новичок
Сообщений: 11
Регистрация: 30-07-06
Пользователь №: 19 193



Цитата(makc @ Dec 1 2006, 17:58) *
Цитата(Санчо @ Dec 1 2006, 17:38) *
Может кто поковыряется в коде да посоветует че нибудь. Вроде все требования стандарта выполнил. Как только отключаю сигналы DEVSEL# и TRDY# - начинает грузиться. Хотя управляю ими имхо правильно. Код могу намылить, а могу и пристегнуть на форум - по желанию трудящихся.


Могу посоветовать взять ChipScope Pro и посмотреть, на какой транзакции (при каких сигналах) просиходит зависание. Хотя Вы и предполагаете правильность управления, но материнская плата может думать иначе. Поэтому самый реальный путь к избавлению от зависаний - точное установление их причины в форме временной диаграммы.

Вот нашел в форуме и хочу уточнить:
упоминается какая-то программа:"модель от синопсиса для моделирования pci-шины, для генерации тестовых последовательностей и т.д."
Вы пишете:"Переложил в /pub/Modeling/Synopsys PCI-X SmartModel v2 ".
Можно поподробнее - где это взять?
Go to the top of the page
 
+Quote Post
makc
сообщение Dec 2 2006, 01:12
Сообщение #10


Гуру
******

Группа: Админы
Сообщений: 3 621
Регистрация: 18-10-04
Из: Москва
Пользователь №: 904



Цитата(Санчо @ Dec 1 2006, 22:41) *
Вот нашел в форуме и хочу уточнить:
упоминается какая-то программа:"модель от синопсиса для моделирования pci-шины, для генерации тестовых последовательностей и т.д."
Вы пишете:"Переложил в /pub/Modeling/Synopsys PCI-X SmartModel v2 ".
Можно поподробнее - где это взять?


Есть на местном ФТП, но у Вас пока нет туда доступа. Так что ищите другие пути...


--------------------
BR, Makc
В недуге рождены, вскормлены тленом, подлежим распаду. (с) У.Фолкнер.
Go to the top of the page
 
+Quote Post

Reply to this topicStart new topic
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0

 


RSS Текстовая версия Сейчас: 18th July 2025 - 07:13
Рейтинг@Mail.ru


Страница сгенерированна за 0.01432 секунд с 7
ELECTRONIX ©2004-2016