|
Питание PLL, Напряжения питания |
|
|
|
Mar 6 2007, 12:57
|
Участник

Группа: Новичок
Сообщений: 66
Регистрация: 3-03-07
Пользователь №: 25 835

|
Я думаю ограничения такие же как для питания ядра(1.25В).
Сообщение отредактировал Пушкин - Mar 6 2007, 12:57
|
|
|
|
|
Mar 6 2007, 13:26
|
Участник

Группа: Новичок
Сообщений: 66
Регистрация: 3-03-07
Пользователь №: 25 835

|
Цитата(AndriAno @ Mar 6 2007, 13:09)  Мне интересна вот какая фраза: The VCCD pin supplies the power for the digital circuitry in the PLL. Connect these VCCD pins to the quietest digital supply on the board.
Так вот здесь никаким образом не указаны параметры этого самого quietest digital supply. Хотя и сказано что обычно достаточно питания ядра, но мне тем не менее хотелось бы знать максимальное напряжение. Я согласен, что здесь явно не указано необходимое напряжение. Но не думаю, что элементы на которых сделана цифрованя часть плл отличаются от элементов ядра, соответственно и питания такое же нужно. К тому же пути между плл и ядром должны обладать минимальной задержкой, джиттером и т.д. И соответсвенно делать какие-то преобразователи уровней там негодится, а если подать напрямую на 1.2вольтовуй часть 3.3 вольта, врят ли ей это понравится.
Сообщение отредактировал Пушкин - Mar 6 2007, 13:31
|
|
|
|
|
Mar 6 2007, 13:45
|
Частый гость
 
Группа: Свой
Сообщений: 103
Регистрация: 17-03-06
Из: Томск
Пользователь №: 15 319

|
Цитата(Пушкин @ Mar 6 2007, 13:26)  если подать напрямую на 1.2вольтовуй часть 3.3 вольта, врят ли ей это понравится. я понимаю что это её может ОЧЕНЬ не понравиься, но к сожалению плата уже в процессе изготовления, со всеми вытекающими последствиями...... потому я и хочу знать сможет ли PLL выдержать 3,3 вольта. Обыскал вроде как всю документацию что у меня есть, ничего вразумительного по этому поводу не попалось. Ни в одном источнике не указано что питание обязательно должно быть равно питанию ядра. Вообще нигде ни указаны допустимые пределы.
|
|
|
|
|
Mar 6 2007, 14:19
|
Участник

Группа: Новичок
Сообщений: 66
Регистрация: 3-03-07
Пользователь №: 25 835

|
Цитата(AndriAno @ Mar 6 2007, 13:45)  Цитата(Пушкин @ Mar 6 2007, 13:26)  если подать напрямую на 1.2вольтовуй часть 3.3 вольта, врят ли ей это понравится.
я понимаю что это её может ОЧЕНЬ не понравиься, но к сожалению плата уже в процессе изготовления, со всеми вытекающими последствиями...... потому я и хочу знать сможет ли PLL выдержать 3,3 вольта. Обыскал вроде как всю документацию что у меня есть, ничего вразумительного по этому поводу не попалось. Ни в одном источнике не указано что питание обязательно должно быть равно питанию ядра. Вообще нигде ни указаны допустимые пределы. В документации я тоже точных данных не нашел, а 100% уверенность может дать только Альтера.Тем не менее считаю, что 3.3 сожгет его либо будет работать некорректно.Если есть возможность-перезать проводник да подпаять проводком в Vccint(для макета не страшно), ну или если не жалко микросхему, можно попробовть так. К тому же если посмотреть в даташит на стратикс 2, то там написано 1.8 абс макс для Vccd.
Сообщение отредактировал Пушкин - Mar 6 2007, 14:33
|
|
|
|
|
Mar 6 2007, 15:04
|
Частый гость
 
Группа: Свой
Сообщений: 103
Регистрация: 17-03-06
Из: Томск
Пользователь №: 15 319

|
Цитата(Пушкин @ Mar 6 2007, 14:19)  .Если есть возможность-перезать проводник да подпаять проводком в Vccint Ценю ваше чувство юмора. особенно ели учесть что корпус F484. Если бы была возможность подпаяться я наверное даже подобную тему открывать не стал бы...... На мой взгляд самое главное чобы плисина ВСЯ не сгорела, потому как если просто не заведется PLL, то это можно будет обойти, а вот если пойдёт дым...... Чтоже благодарю за участие. Тем не менее интересна политика фирмы которая не указывает достаточно выжных вещей в документации.
|
|
|
|
|
Mar 6 2007, 15:15
|

Частый гость
 
Группа: Свой
Сообщений: 156
Регистрация: 14-09-06
Из: Москва
Пользователь №: 20 363

|
Pin Information for the Cyclone™ II EP2C20 Device Version 1.7 Note (1), (2) VCCA_PLL[1..4] - Analog power for PLLs[1..4]. The designer must connect these pins to 1.2 V, even if the PLL is not used. Designer is advised to keep isolated from other VCC for better jitter performance. VCCD_PLL[1..4] - Digital power for PLLs[1..4]. The designer must connect these pins to 1.2 V, even if the PLL is not used. Надеюсь глагол "must" говорит сам за себя. не повезло?
|
|
|
|
|
Mar 6 2007, 15:25
|
Участник

Группа: Новичок
Сообщений: 66
Регистрация: 3-03-07
Пользователь №: 25 835

|
Вот и нашли где это указано было точно) Я думаю они везде подряд не писали об этом, т.к. решили что и так понятно Так что лучше не пытаться, если 1.8 абс максимум, то от 3.3 просто спалите микросхему. Тогда хотяб сделайте так чтобы питание pll в воздухе болталось, хотя написано что должно быть обязательно подключено, думаю заведется.
|
|
|
|
|
Mar 6 2007, 15:26
|
Частый гость
 
Группа: Свой
Сообщений: 103
Регистрация: 17-03-06
Из: Томск
Пользователь №: 15 319

|
Цитата(Tornado-Alex @ Mar 6 2007, 15:15)  Pin Information for the Cyclone™ II EP2C20 Device Version 1.7 Note (1), (2) VCCA_PLL[1..4] - Analog power for PLLs[1..4]. The designer must connect these pins to 1.2 V, even if the PLL is not used. Designer is advised to keep isolated from other VCC for better jitter performance. VCCD_PLL[1..4] - Digital power for PLLs[1..4]. The designer must connect these pins to 1.2 V, even if the PLL is not used. Надеюсь глагол "must" говорит сам за себя. не повезло?  спасибо, этого я не заметил.... спасибо за информацию. не повезло, если можно так сказать, просто платка довольно дорогая получилась.
|
|
|
|
|
Mar 6 2007, 15:42
|

Частый гость
 
Группа: Свой
Сообщений: 156
Регистрация: 14-09-06
Из: Москва
Пользователь №: 20 363

|
Цитата(AndriAno @ Mar 6 2007, 15:26)  спасибо, этого я не заметил.... спасибо за информацию.
не повезло, если можно так сказать, просто платка довольно дорогая получилась. да не за что сам когда-то влетел в нечто подобное (мож душу согреет  ) а плата уже спаяна? если нет, то ещё не поздно всё поправить правда операция на грани "микрохирургии глаза"
|
|
|
|
|
Mar 6 2007, 16:16
|
Частый гость
 
Группа: Свой
Сообщений: 103
Регистрация: 17-03-06
Из: Томск
Пользователь №: 15 319

|
Цитата(sazh @ Mar 6 2007, 16:05)  В разделе PLL на сайте Альтеры для Циклона2 рисунок подключения в разделе Board Layout есть. А чуть ниже приписано что вроде как надо подключить к любому источнику.
|
|
|
|
|
Mar 6 2007, 16:36
|
Частый гость
 
Группа: Свой
Сообщений: 103
Регистрация: 17-03-06
Из: Томск
Пользователь №: 15 319

|
Цитата(sazh @ Mar 6 2007, 16:29)  Connect these VCCD pins to the quietest digital supply on the board. In most systems, this is the digital 1.2-V supply supplied to the device’s VCCINT pins. Дословный перевод этой фразы (насколько я могу): Присоедените эти VCCD пины к наименее шумному источнику питания на плате. (ни какого упоминания о его напряжении). В большинстве систем, это 1,2 В источник подключаемый к пинам VccINT. Извиняюсь а что сказано про те системы которые не "In most systems". Вот это мне и было интересно. Причем это написано в вашей наболее свежей документации как я полагаю.
|
|
|
|
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0
|
|
|