|
|
  |
FPSLIC, Назначение ног |
|
|
|
Aug 7 2007, 12:20
|
Местный
  
Группа: Свой
Сообщений: 401
Регистрация: 18-11-06
Из: Хабаровск
Пользователь №: 22 469

|
Цитата(alexander55 @ Aug 7 2007, 23:07)  doc1138.pdf Packing and Pin List Information стр.181-194 Или я слепой или меня не правильно поняли. Я ищу не распиновку, а описание, назначение ног Axx и TDx. В этой докуме я этого не нашел.
|
|
|
|
|
Aug 7 2007, 12:48
|
Бывалый
    
Группа: Свой
Сообщений: 1 584
Регистрация: 7-08-07
Пользователь №: 29 615

|
Цитата(InvisibleFed @ Aug 7 2007, 16:20)  Или я слепой или меня не правильно поняли. Я ищу не распиновку, а описание, назначение ног Axx и TDx. В этой докуме я этого не нашел. Я думаю, что Вы что-то напутали. TD0, TDI - сигналы JTAG интерфейса. Вообще-то у FPSLIC cсправа - сигналы uC, а с других трех сторон FPGA. Рекомендую посмотреть doc2819.pdf, там схема STK594 и все вопросы, может быть, уйдут. Описание Pin description начинается с стр.40 doc1138.pdf.
|
|
|
|
|
Aug 8 2007, 00:18
|
Местный
  
Группа: Свой
Сообщений: 401
Регистрация: 18-11-06
Из: Хабаровск
Пользователь №: 22 469

|
Цитата(alexander55 @ Aug 7 2007, 23:48)  Я думаю, что Вы что-то напутали. TD0, TDI - сигналы JTAG интерфейса. Вообще-то у FPSLIC cсправа - сигналы uC, а с других трех сторон FPGA. Рекомендую посмотреть doc2819.pdf, там схема STK594 и все вопросы, может быть, уйдут. Описание Pin description начинается с стр.40 doc1138.pdf. Спасибо, но это Ва что-то напутали.  TD0 - это не сигнал JTAG. TDO - сигнал JTAG. Все сигналы JTAG там и так присутствуют (TDO, TCK, TMS, TDI). Я же написал, что существуют еще и ноги типа I/O49 (TD5) (в общем виде - I/Oxxx(TDy) (где y=0..7). То же и про I/Oxxx(Axx). Алтернативное значение ноги есть, а его смысл не раскрыт. STK594 мною активно используется. Но у нее все ноги тупо на штыревые разъемы заведены. Я впринципе уже смирился с этими непонятками, но все-таки не хочется потом чего переделывать. Все равно спасибо, alexander55.
|
|
|
|
|
Aug 8 2007, 05:23
|
Бывалый
    
Группа: Свой
Сообщений: 1 584
Регистрация: 7-08-07
Пользователь №: 29 615

|
Цитата(InvisibleFed @ Aug 8 2007, 04:18)  Спасибо, но это Ва что-то напутали.  TD0 - это не сигнал JTAG. TDO - сигнал JTAG. Все сигналы JTAG там и так присутствуют (TDO, TCK, TMS, TDI). Я же написал, что существуют еще и ноги типа I/O49 (TD5) (в общем виде - I/Oxxx(TDy) (где y=0..7). То же и про I/Oxxx(Axx). Алтернативное значение ноги есть, а его смысл не раскрыт. STK594 мною активно используется. Но у нее все ноги тупо на штыревые разъемы заведены. Я впринципе уже смирился с этими непонятками, но все-таки не хочется потом чего переделывать. Все равно спасибо, alexander55. Я понял о чем Вы спрашиваете. Какое альтернативное значение ножек может быть у FPGA? Практически никакого, но м.б. глобальные сбросы, клоки, установки. Здесь, вероятно, имеется ввиду рекомендуемое подключение внешней памяти, хотя, как Вы понимаете, для FPGA это безралично (главное осторожнее с глобальными сигналами). Маленькое дополнение. В старых FPGA была быстрая параллельная загрузка. Здесь это, на мой взгляд, это бессмысленно. Т.к. Atmel делает ПЛИС с калек Altera и Xilinx, то , вероятно, атавизм и оставили, хотя, скорее всего, это никак нельзя использовать простому юзеру.
Сообщение отредактировал alexander55 - Aug 8 2007, 05:49
|
|
|
|
|
  |
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0
|
|
|