реклама на сайте
подробности

 
 
 
Reply to this topicStart new topic
> Virtex4, клоковые ресурсы
rv3dll(lex)
сообщение Feb 1 2008, 07:27
Сообщение #1


Полное ничтожество
*****

Группа: Banned
Сообщений: 1 991
Регистрация: 20-03-07
Из: Коломна
Пользователь №: 26 354



то что ноги с функцией Глобал клок наиболее близки к DCM и могут использоваться вместе с мими с коррекцией фазы и задержек - это понятно

на сколько я понимаю с функцией Локал клок тоже могут - только задержка по кристаллу будет как получиться

Есть ли разница с каких банков брать клоки при выводе клока на внешние устройства??????
Go to the top of the page
 
+Quote Post
tolik1
сообщение Feb 6 2008, 14:28
Сообщение #2


Частый гость
**

Группа: Свой
Сообщений: 199
Регистрация: 2-03-05
Из: МОСКВА
Пользователь №: 3 016



Цитата(rv3dll(lex) @ Feb 1 2008, 10:27) *
то что ноги с функцией Глобал клок наиболее близки к DCM и могут использоваться вместе с мими с коррекцией фазы и задержек - это понятно

на сколько я понимаю с функцией Локал клок тоже могут - только задержка по кристаллу будет как получиться

Есть ли разница с каких банков брать клоки при выводе клока на внешние устройства??????


В V4 да и в других FPGA существует понтие тактового региона . С пина локал клок тактовый сигнал может быть разведен в свой регион и в соседние но (могу ошибаться) только по горизонтали.
Go to the top of the page
 
+Quote Post
RobFPGA
сообщение Feb 6 2008, 19:51
Сообщение #3


Профессионал
*****

Группа: Свой
Сообщений: 1 214
Регистрация: 23-12-04
Пользователь №: 1 643



Приветствую!

Xilinx настойчиво предлагает использовать только выделенные пины для клока.
Хотя если назначит для входа клока DCM любой пин то при разводке ISE вычислит звдержку
от пина к DCM и автоматом установит соответсующие параметры DCM для ее компенсации .


Если вы выводите глобальный клок то разницы нет. Лутше всего его при этом выводить как выход DDR регистра тактируемого этим клоко.

Успехов! Rob.
Go to the top of the page
 
+Quote Post
rv3dll(lex)
сообщение Feb 7 2008, 07:32
Сообщение #4


Полное ничтожество
*****

Группа: Banned
Сообщений: 1 991
Регистрация: 20-03-07
Из: Коломна
Пользователь №: 26 354



Цитата(RobFPGA @ Feb 6 2008, 22:51) *
Приветствую!

Xilinx настойчиво предлагает использовать только выделенные пины для клока.
Хотя если назначит для входа клока DCM любой пин то при разводке ISE вычислит звдержку
от пина к DCM и автоматом установит соответсующие параметры DCM для ее компенсации .
Если вы выводите глобальный клок то разницы нет. Лутше всего его при этом выводить как выход DDR регистра тактируемого этим клоко.

Успехов! Rob.


не совсем как показала практика

у меня были проблемы с выводом клока на rx и tx клоки темака
добился подбором вывода причём ругался на клоковый регион а оазалось дело в том что с парных для лвдс выводов 2 клока вывести нельзя
Go to the top of the page
 
+Quote Post
tolik1
сообщение Feb 7 2008, 08:00
Сообщение #5


Частый гость
**

Группа: Свой
Сообщений: 199
Регистрация: 2-03-05
Из: МОСКВА
Пользователь №: 3 016



Цитата(rv3dll(lex) @ Feb 7 2008, 10:32) *
не совсем как показала практика

у меня были проблемы с выводом клока на rx и tx клоки темака
добился подбором вывода причём ругался на клоковый регион а оазалось дело в том что с парных для лвдс выводов 2 клока вывести нельзя

Кстати, если заводите клоковый сигнал не на клоковый пин, то надо ввести переменную окружения (для видовс). ИСЕ даст ошибку при имплементе и напишет эту переменную
Go to the top of the page
 
+Quote Post

Reply to this topicStart new topic
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0

 


RSS Текстовая версия Сейчас: 13th July 2025 - 03:57
Рейтинг@Mail.ru


Страница сгенерированна за 0.02035 секунд с 7
ELECTRONIX ©2004-2016