|
|
  |
PLL в циклон2, пришло железо, возникли вопросы |
|
|
|
Feb 26 2008, 18:54
|
Знающий
   
Группа: Свой
Сообщений: 518
Регистрация: 12-04-07
Из: Санкт-Петербург
Пользователь №: 26 997

|
Делал я проект на отладочной плате, все работало. Но вот сегодня наконец-то появилось наше железо - начал с ним тыкаться, проверять. И сразу же споткнулся о pll. Итак, на отладочной плате стоит EP2C20F484C7. На нашем железе EP2C35F484C7 - оба по ножкам совместимы. На отладочную плату подается clk 50MHZ на пин L1 - входной пин pll. На нашей на тот же пин подается 100MHZ. На отладочной pll работает - частота делится, locked взводится. На нашей - нет. При этом поданные 100MHZ внутри камня есть, ядро на них щелкает, напрямую на ножки они выводятся. А у pll на выходе ноль и locked тоже в нуле. Есть, однако, ряд сильных отличий между платами. 1) На нашей плате питание подается не 1.2, а 1.5. Но ядро на этом вольтаже работает. Может глючить pll из-за этого? 2) На отладочной плате выход pll подается на dedicated pll output - pin U4. Оттуда он идет на клоковый вход динамики. На нашей плате выход pll подается на general pin R21. Пин же U4 то ли висит в воздухе, то ли на земле. Может это быть причиной сбоя? 2.5) Слегка не в тему, если я выход pll подаю на обычную ножку и с этой ножки тактирую SDRAM 50MHz, то ведь проблем в работе SDRAM возникнуть не должно? На этом отличия между платами, вроде, заканчиваются. Я честно не знаю, из-за чего может глючить pll? Может оказаться, что кварц плохой и pll не может его захватить? Как это проверить?
|
|
|
|
|
Feb 27 2008, 09:13
|
Группа: Участник
Сообщений: 10
Регистрация: 2-08-07
Пользователь №: 29 521

|
Цитата(RHnd @ Feb 26 2008, 21:54)  Делал я проект на отладочной плате, все работало. Но вот сегодня наконец-то появилось наше железо - начал с ним тыкаться, проверять. И сразу же споткнулся о pll. Итак, на отладочной плате стоит EP2C20F484C7. На нашем железе EP2C35F484C7 - оба по ножкам совместимы. На отладочную плату подается clk 50MHZ на пин L1 - входной пин pll. На нашей на тот же пин подается 100MHZ. На отладочной pll работает - частота делится, locked взводится. На нашей - нет. При этом поданные 100MHZ внутри камня есть, ядро на них щелкает, напрямую на ножки они выводятся. А у pll на выходе ноль и locked тоже в нуле. Есть, однако, ряд сильных отличий между платами. 1) На нашей плате питание подается не 1.2, а 1.5. Но ядро на этом вольтаже работает. Может глючить pll из-за этого? 2) На отладочной плате выход pll подается на dedicated pll output - pin U4. Оттуда он идет на клоковый вход динамики. На нашей плате выход pll подается на general pin R21. Пин же U4 то ли висит в воздухе, то ли на земле. Может это быть причиной сбоя? 2.5) Слегка не в тему, если я выход pll подаю на обычную ножку и с этой ножки тактирую SDRAM 50MHz, то ведь проблем в работе SDRAM возникнуть не должно? На этом отличия между платами, вроде, заканчиваются. Я честно не знаю, из-за чего может глючить pll? Может оказаться, что кварц плохой и pll не может его захватить? Как это проверить?  В первую очеред следует проверить питание на пинах VCCA_PLL и VCCD_PLL и снизить напряжение питания ядра и PLL до номинального.
|
|
|
|
|
Feb 27 2008, 11:28
|

Частый гость
 
Группа: Свой
Сообщений: 99
Регистрация: 27-10-07
Из: СПб
Пользователь №: 31 797

|
Цитата(RHnd @ Feb 26 2008, 21:54)  2) На отладочной плате выход pll подается на dedicated pll output - pin U4. Оттуда он идет на клоковый вход динамики. На нашей плате выход pll подается на general pin R21. Пин же U4 то ли висит в воздухе, то ли на земле. Может это быть причиной сбоя? 2.5) Слегка не в тему, если я выход pll подаю на обычную ножку и с этой ножки тактирую SDRAM 50MHz, то ведь проблем в работе SDRAM возникнуть не должно? imho это Вы зря пренебрегли pin U4. Dedicated он на то и dedicated. И форма сигнала стабильнее и временные параметры. Плюс возможность "подкрутить" скважность и фазовый сдвиг - сам при работе с SDRAM активно этим пользовался
|
|
|
|
|
Feb 27 2008, 19:36
|
Знающий
   
Группа: Свой
Сообщений: 654
Регистрация: 24-01-07
Из: Воронеж
Пользователь №: 24 737

|
Цитата(RHnd @ Feb 27 2008, 08:59)  Появилась еще одна мысль. Могло не пропаяться питание pll под fbga корпусом? Как проверить? Проверкой обратно смещенного диода между GND и ногой питания. Цитата(DmitryR @ Feb 27 2008, 11:40)  Абсолют - это когда уже гарантированно идет дым. Это когда еще гарантировано дым не идет. По советской терминологии - предельный режим. Схема функционировать не обязана.
|
|
|
|
|
Feb 27 2008, 20:20
|
Местный
  
Группа: Свой
Сообщений: 305
Регистрация: 22-06-07
Из: Санкт-Петербург
Пользователь №: 28 617

|
Цитата(RHnd @ Feb 26 2008, 21:54)  1) На нашей плате питание подается не 1.2, а 1.5. Но ядро на этом вольтаже работает. Может глючить pll из-за этого? 2)... соглашусь с неоднократно сказанным - сачала исправьте питание на 1.2 Цитата 2.5) Слегка не в тему, если я выход pll подаю на обычную ножку и с этой ножки тактирую SDRAM 50MHz, то ведь проблем в работе SDRAM возникнуть не должно? проблем не будет
|
|
|
|
|
  |
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0
|
|
|