реклама на сайте
подробности

 
 
> ExpeditionPCB
G_A_S
сообщение Dec 11 2007, 08:08
Сообщение #1


Местный
***

Группа: Участник
Сообщений: 299
Регистрация: 18-10-07
Из: г. Ростов-на-Дону
Пользователь №: 31 475



Уже изрядно припарило предупреждение, которое постоянно появляется при прямой аннотации в EPCB.

The following font(s) are not on this system. Text using the listed font(s) will be displayed with the Courier New font and will be saved with the Courier New font of the text is modified and the design is saved.

Gost type A.

В чем причина и как от нее избавиться?
Go to the top of the page
 
+Quote Post
12 страниц V  « < 7 8 9 10 11 > »   
Start new topic
Ответов (120 - 134)
G_A_S
сообщение May 7 2008, 05:35
Сообщение #121


Местный
***

Группа: Участник
Сообщений: 299
Регистрация: 18-10-07
Из: г. Ростов-на-Дону
Пользователь №: 31 475



Цитата(gray.k @ May 5 2008, 14:08) *
А кто Вам мешает отредактировать файл gpf и прописать там пути к "своим" файлам gerber?

Открывал этот файл, но там слишком много информации и разных путей. Причем Имена файлов гербер файлов были изменены и пришлоь бы прописывать и их. Проблема в том, что там нет просто пути к папке, где лежат нужные герберы.
А насчет сравнения я соглаен. Но у меня проблема в другом: конечный файл проекта утерян, но остались герберы от него. И задача сравнить именно герберы, чего в менторе, наверное, нет...
Go to the top of the page
 
+Quote Post
gray.k
сообщение May 7 2008, 06:49
Сообщение #122


Частый гость
**

Группа: Свой
Сообщений: 162
Регистрация: 22-12-06
Из: Москва
Пользователь №: 23 793



Цитата(G_A_S @ May 7 2008, 09:35) *
Открывал этот файл, но там слишком много информации и разных путей. Причем Имена файлов гербер файлов были изменены и пришлоь бы прописывать и их. Проблема в том, что там нет просто пути к папке, где лежат нужные герберы.
А насчет сравнения я соглаен. Но у меня проблема в другом: конечный файл проекта утерян, но остались герберы от него. И задача сравнить именно герберы, чего в менторе, наверное, нет...

В 2007 появилась функция Analysis>Gerber Compare.

GerberOutputFile "EtchLayer1Top.gdo" - ИМЯ ФАЙЛА
..ProcessFile Yes
..FlashPads Yes
..GerberOutputPath "D:\\TEMP\\power_Table\\PCB\\Output\\Gerber\\EtchLayer1Top.gdo" - ПУТЬ К ФАЙЛУ
..HeaderText
...CommentLine "Mentor Graphics Example Gerber Output Definition"
Перечислите все Ваши файлы в данном формате. В чем проблема?
Прикрепленные файлы
Прикрепленный файл  Gerber_Compare.bmp ( 550.18 килобайт ) Кол-во скачиваний: 29
 
Go to the top of the page
 
+Quote Post
G_A_S
сообщение May 7 2008, 07:04
Сообщение #123


Местный
***

Группа: Участник
Сообщений: 299
Регистрация: 18-10-07
Из: г. Ростов-на-Дону
Пользователь №: 31 475



Цитата(gray.k @ May 7 2008, 10:49) *
В 2007 появилась функция Analysis>Gerber Compare.

GerberOutputFile "EtchLayer1Top.gdo" - ИМЯ ФАЙЛА
..ProcessFile Yes
..FlashPads Yes
..GerberOutputPath "D:\\TEMP\\power_Table\\PCB\\Output\\Gerber\\EtchLayer1Top.gdo" - ПУТЬ К ФАЙЛУ
..HeaderText
...CommentLine "Mentor Graphics Example Gerber Output Definition"
Перечислите все Ваши файлы в данном формате. В чем проблема?


Нужно попробовать. А насчет сравнения герберов, то я пока что в 2005-м...
Go to the top of the page
 
+Quote Post
G_A_S
сообщение May 14 2008, 10:46
Сообщение #124


Местный
***

Группа: Участник
Сообщений: 299
Регистрация: 18-10-07
Из: г. Ростов-на-Дону
Пользователь №: 31 475



Помогите, пожалуйста, разобраться в неполадке.
После ручной перемены RefDes-ов в схематике, откомпиллировал и упаковал проект. Но вот при аннотации в E-PCB появляются ошибки:
Common Data Base has been read

Target PDB Name: Work\Layout_Temp\PartsDB.pdb

ERROR: There are no PartsDB partitions from which to extract parts
and the local PartsDB "Work\Layout_Temp\PartsDB.pdb" does not exist.

ERROR: Unable to create local PDB

ERROR: Problem Making Local Parts DataBase

DataBase Load is being terminated with 3 errors and 0 warnings.
Logic Data has NOT been Compiled.

Почему не создается локальная PDB?

Проблема в том, что я вручную изменил символы в ЦБ для других целей и теперь при аннотации возникают ошибки. Как можно оботись без ЦБ для аннотации схемы в PCB?

Сообщение отредактировал G_A_S - May 14 2008, 10:59
Go to the top of the page
 
+Quote Post
fill
сообщение May 14 2008, 15:05
Сообщение #125


Гуру
******

Группа: Модераторы
Сообщений: 4 361
Регистрация: 17-08-04
Из: КП Две Поляны
Пользователь №: 512



Цитата(G_A_S @ May 14 2008, 14:46) *
Помогите, пожалуйста, разобраться в неполадке.
После ручной перемены RefDes-ов в схематике, откомпиллировал и упаковал проект. Но вот при аннотации в E-PCB появляются ошибки:
Common Data Base has been read

Target PDB Name: Work\Layout_Temp\PartsDB.pdb

ERROR: There are no PartsDB partitions from which to extract parts
and the local PartsDB "Work\Layout_Temp\PartsDB.pdb" does not exist.

ERROR: Unable to create local PDB

ERROR: Problem Making Local Parts DataBase

DataBase Load is being terminated with 3 errors and 0 warnings.
Logic Data has NOT been Compiled.

Почему не создается локальная PDB?

Проблема в том, что я вручную изменил символы в ЦБ для других целей и теперь при аннотации возникают ошибки. Как можно оботись без ЦБ для аннотации схемы в PCB?


Судя по написанному локальная не создается потому, что не видно разделов PDB. У вас вообще ЦБ к проекту платы подключена? Пути поиска разделов PDB включены? ...


--------------------
Чем больше познаю, тем больше понимаю ... насколько мало я все таки знаю.

www.megratec.ru
Go to the top of the page
 
+Quote Post
Daniil anim
сообщение May 14 2008, 18:08
Сообщение #126


Участник
*

Группа: Свой
Сообщений: 66
Регистрация: 12-09-05
Пользователь №: 8 501



Цитата(G_A_S @ May 14 2008, 14:46) *
Помогите, пожалуйста, разобраться в неполадке.
После ручной перемены RefDes-ов в схематике, откомпиллировал и упаковал проект. Но вот при аннотации в E-PCB появляются ошибки:
Common Data Base has been read

Target PDB Name: Work\Layout_Temp\PartsDB.pdb

ERROR: There are no PartsDB partitions from which to extract parts
and the local PartsDB "Work\Layout_Temp\PartsDB.pdb" does not exist.

ERROR: Unable to create local PDB

ERROR: Problem Making Local Parts DataBase

DataBase Load is being terminated with 3 errors and 0 warnings.
Logic Data has NOT been Compiled.

Почему не создается локальная PDB?

Проблема в том, что я вручную изменил символы в ЦБ для других целей и теперь при аннотации возникают ошибки. Как можно оботись без ЦБ для аннотации схемы в PCB?


У меня такая проблема вылечилась следующим образом:
PCB экспортировал в Ascii (*.HKP).
Затем. Удалил PCB и создал новый, в который импортировал соответствующий Ascii файлы.
Go to the top of the page
 
+Quote Post
G_A_S
сообщение May 15 2008, 05:13
Сообщение #127


Местный
***

Группа: Участник
Сообщений: 299
Регистрация: 18-10-07
Из: г. Ростов-на-Дону
Пользователь №: 31 475



Цитата(fill @ May 14 2008, 19:05) *
Судя по написанному локальная не создается потому, что не видно разделов PDB. У вас вообще ЦБ к проекту платы подключена? Пути поиска разделов PDB включены? ...


ЦБ подключена, да и пути, вроде, все прописаны... непонятно...
Вот подскажите, пожалуйста: можно ли как-нибудь с минимальными усилиями перекинуть измененные RefDes-ы в разводку? Нужно только это.
Go to the top of the page
 
+Quote Post
avesat
сообщение May 15 2008, 07:20
Сообщение #128


Знающий
****

Группа: Свой
Сообщений: 589
Регистрация: 14-08-05
Из: Украина
Пользователь №: 7 621



Цитата(G_A_S @ May 15 2008, 08:13) *
ЦБ подключена, да и пути, вроде, все прописаны... непонятно...
Вот подскажите, пожалуйста: можно ли как-нибудь с минимальными усилиями перекинуть измененные RefDes-ы в разводку? Нужно только это.


Не совсем понял вашей проблемы, я меняю рефдесы руками на схеме, потом они такие же остаются на PCB.


--------------------
"Мы будем играть, пока не треснут наши гитары, и все те, кто любит рок - я отдаю вам честь!" AC/DC
Go to the top of the page
 
+Quote Post
G_A_S
сообщение May 15 2008, 07:52
Сообщение #129


Местный
***

Группа: Участник
Сообщений: 299
Регистрация: 18-10-07
Из: г. Ростов-на-Дону
Пользователь №: 31 475



Цитата(avesat @ May 15 2008, 11:20) *
Не совсем понял вашей проблемы, я меняю рефдесы руками на схеме, потом они такие же остаются на PCB.

Вот именно в этом и заключается проблема... Меняю рефдесы на схеме (DC), а в PCB они остаются прежними. Причем при выборе компонента на схеме, он автоматичеки подсвечивается в РСВ и наоборот. Но вот только рефдесы у них разные... Из-за этой мелочи не могу сдать КД.
Go to the top of the page
 
+Quote Post
avesat
сообщение May 15 2008, 09:13
Сообщение #130


Знающий
****

Группа: Свой
Сообщений: 589
Регистрация: 14-08-05
Из: Украина
Пользователь №: 7 621



Про DC ничего сказать не могу, в DxD c этим все нормально.


--------------------
"Мы будем играть, пока не треснут наши гитары, и все те, кто любит рок - я отдаю вам честь!" AC/DC
Go to the top of the page
 
+Quote Post
fill
сообщение May 15 2008, 10:39
Сообщение #131


Гуру
******

Группа: Модераторы
Сообщений: 4 361
Регистрация: 17-08-04
Из: КП Две Поляны
Пользователь №: 512



Цитата(G_A_S @ May 15 2008, 11:52) *
Вот именно в этом и заключается проблема... Меняю рефдесы на схеме (DC), а в PCB они остаются прежними. Причем при выборе компонента на схеме, он автоматичеки подсвечивается в РСВ и наоборот. Но вот только рефдесы у них разные... Из-за этой мелочи не могу сдать КД.


1. В DC есть два режима работы, в режиме Instance отображаются реальные RefDes платы.
2. Если вы изменили RefDes на схеме нужно провести упаковку и прямую аннотацию, в результате чего измененные RefDes попадут в нетлист с которым работает плата ( \Pcb\Logic\Netlist.aug) - извращенные PCAD-ом люди, иногда правят прямо в нем wacko.gif


--------------------
Чем больше познаю, тем больше понимаю ... насколько мало я все таки знаю.

www.megratec.ru
Go to the top of the page
 
+Quote Post
Frederic
сообщение Sep 15 2009, 21:38
Сообщение #132


Знающий
****

Группа: Свой
Сообщений: 791
Регистрация: 14-05-05
Из: Минск
Пользователь №: 5 035



Цитата(fill @ Feb 5 2008, 18:17) *
Добавьте виртуальные пины в точках разветвления.

надо 96 виртуальных пина добавить. все стандартно ножка мелкосхемы на два резистора, т.е. звезда.
одно решение знаю, а есть второе - скоростное ?
типа - в CES ввел пин (желательно на все 96 цепей), показал как соединить (тоже по шаблону), в Ехр команда place виртуального пина


--------------------
Будь ты рабочий, будь ты профессор, а DxD-IOD-Exp должен знать каждый, чтобы не стать пособником империализма.
Go to the top of the page
 
+Quote Post
fill
сообщение Sep 16 2009, 07:25
Сообщение #133


Гуру
******

Группа: Модераторы
Сообщений: 4 361
Регистрация: 17-08-04
Из: КП Две Поляны
Пользователь №: 512



Цитата(Frederic @ Sep 16 2009, 01:38) *
надо 96 виртуальных пина добавить. все стандартно ножка мелкосхемы на два резистора, т.е. звезда.
одно решение знаю, а есть второе - скоростное ?
типа - в CES ввел пин (желательно на все 96 цепей), показал как соединить (тоже по шаблону), в Ехр команда place виртуального пина


Так все таки звезда или выравненные плечи?
Если выравненные плечи, то все просто - от ножки микросхемы до виртуального пина далее в обе стороны равные плечи. Виртуальный пин сам размещается системой чтобы создались равные плечи http://megratec.ru/data/ftp/exp_movie/new/...&route_.avi


--------------------
Чем больше познаю, тем больше понимаю ... насколько мало я все таки знаю.

www.megratec.ru
Go to the top of the page
 
+Quote Post
Uree
сообщение Sep 16 2009, 12:06
Сообщение #134


Знающий
******

Группа: Свой
Сообщений: 5 223
Регистрация: 25-04-05
Из: Z. Gora
Пользователь №: 4 480



Вопросы продолжаютсяsmile.gif и на этот раз такой вот странный: кто-нибудь может объяснить, почему в части шелкографии экспедишн не является WYSIWYG системой??? Ни в одном пакете не видел такой красоты - правлю шелк, генерим гербер(без разницы есть или нет предварительная генерация шелка), получаем... весь текст в два раза толще заданного, т.е. он просто весь слился. Но ведь на экране с ним все ОК! Т.е. я просто не вижу, что пойдет в гербер и какого оно будет размера. Как бороться?

ЗЫ Фонт не трутайп, строковый.
Go to the top of the page
 
+Quote Post
Frederic
сообщение Sep 16 2009, 12:21
Сообщение #135


Знающий
****

Группа: Свой
Сообщений: 791
Регистрация: 14-05-05
Из: Минск
Пользователь №: 5 035



Цитата(fill @ Sep 16 2009, 10:25) *
Так все таки звезда или выравненные плечи?
Если выравненные плечи, то все просто - от ножки микросхемы до виртуального пина далее в обе стороны равные плечи. Виртуальный пин сам размещается системой чтобы создались равные плечи http://megratec.ru/data/ftp/exp_movie/new/...&route_.avi

цепь проц_TI - виртуальный пин далее два резистора идущие на плис и память
выравнивание плеч не важно (цепь звезда), память рядом с процем, а плис у черта на куличках, поэтому пин буду двигать руками для оптимального размещения шины проц-память, а до плис дотяну в одном слое и в плис сделаю своп (конечно в IOD smile.gif) под разводку.
думаю выравнять шину проц-виртуальный пин, а затем отдельно независимо выравнить каждую из шин: вир.пин-R1-память и вир.пин-R2-плис

к приведенному фильму обучался еще на match_ branches.avi


--------------------
Будь ты рабочий, будь ты профессор, а DxD-IOD-Exp должен знать каждый, чтобы не стать пособником империализма.
Go to the top of the page
 
+Quote Post

12 страниц V  « < 7 8 9 10 11 > » 
Reply to this topicStart new topic
4 чел. читают эту тему (гостей: 4, скрытых пользователей: 0)
Пользователей: 0

 


RSS Текстовая версия Сейчас: 21st July 2025 - 09:26
Рейтинг@Mail.ru


Страница сгенерированна за 0.0151 секунд с 7
ELECTRONIX ©2004-2016