реклама на сайте
подробности

 
 
 
Reply to this topicStart new topic
> Разрыв cooper pour во внутреннем слое, как обнаружить в ORCAD Layout
kostya.v
сообщение Jun 11 2008, 12:59
Сообщение #1


Участник
*

Группа: Новичок
Сообщений: 68
Регистрация: 22-12-05
Пользователь №: 12 533



Layout делаю в ORCAD layout 15.7. Пришла плата с производства с дефектом. В Power plane наблюдается разрыв в cooper pour из-за того, что на одном из узких учасков cooper pour расположены vias, clearance которых и разрывает cooper pour, vias подсоединены к gnd (картинка прилагается, gnd на данной картинке активный слой).
При разработке платы делал design rule check на непрерывность cooper pour, но получается ORCAD это ошибки не нашел. Предполагаю, что ORCAD должен иметь возможность проверить такие вещи. Надеюсь кто нибудь подсказет, как это делается.
Clearance cooper pour - 0.5
Требование произодителя
Drill hole to copper clearance (inner layer) 0.5 mm minimum 0.5 mm minimum

В глобас спейсинг задаю следующие значения:
Layer name (gnd;power): Track to track(0.5;0.5),Track to via(0.5;0.5),Track to pad(0.2;0.2);Via to Via(0.5;0.5), Via to Pad(0.5;0.5);Pad to Pad(0.5;0.5)

Сообщение отредактировал kostya.v - Jun 11 2008, 13:05
Прикрепленные файлы
Прикрепленный файл  fault_LS.bmp ( 61.17 килобайт ) Кол-во скачиваний: 78
 
Go to the top of the page
 
+Quote Post
aaarrr
сообщение Jun 11 2008, 13:06
Сообщение #2


Гуру
******

Группа: Свой
Сообщений: 10 713
Регистрация: 11-12-04
Пользователь №: 1 448



Действительно не находит. Мы вручную герберы просматриваем перед отправкой, что в любом случае не вредно.
Go to the top of the page
 
+Quote Post
kostya.v
сообщение Jun 11 2008, 14:08
Сообщение #3


Участник
*

Группа: Новичок
Сообщений: 68
Регистрация: 22-12-05
Пользователь №: 12 533



Цитата(aaarrr @ Jun 11 2008, 19:06) *
Действительно не находит. Мы вручную герберы просматриваем перед отправкой, что в любом случае не вредно.

Жаль. Получается участок от края отверстия до конца clearance во внутреннем слое Оркад рассматривает как принадлежающую cooper pour, хотя в реальности там ничего нет. Получается, на эту величину (расстояние от края отверстия до конца зоны clearance ) надо увеличить либо ширину copper pour, либо в глобал спейсин какой нибудь параметр. Последнее пока у меня не получается, а вот увеличивая ширину cooper pour определить разрыв удается.

Сообщение отредактировал kostya.v - Jun 11 2008, 14:09
Go to the top of the page
 
+Quote Post
bigor
сообщение Jun 12 2008, 06:57
Сообщение #4


Знающий
****

Группа: Свой
Сообщений: 825
Регистрация: 28-11-07
Из: г.Винница, Украина
Пользователь №: 32 762



Цитата(kostya.v @ Jun 11 2008, 15:59) *
Надеюсь кто нибудь подсказет, как это делается.

Во имя избежания подобных граблей, на которые так же пришлось наступить когда-то, по возможности делаю виасы с DirectConnect к плэйнам. Проблема уходит сама собой.


--------------------
Тезис первый: Не ошибается лишь тот, кто ничего не делает.
Тезис второй: Опыт - великое дело, его не пропьёшь :).
Go to the top of the page
 
+Quote Post
LeonY
сообщение Jun 12 2008, 12:26
Сообщение #5


Знающий
****

Группа: Админы
Сообщений: 689
Регистрация: 24-06-04
Из: South Africa
Пользователь №: 164



А на фига нужен Thermal на переходных? Direct работает прекрасно, это же не точки пайки.

Второй совет - на выходе CAD генерировать не Gerber, а ODB++ и именно эти файлы посылать на производство. По ним же требовать Bare Board Testing - все ошибки платы относительно Netlist будут выловлены.


--------------------
"В мире есть две бесконечные вещи: Вселенная и человеческая глупость. За Вселенную, впрочем, поручиться не могу". (С)

А. Эйнштейн.
Go to the top of the page
 
+Quote Post
aaarrr
сообщение Jun 12 2008, 16:39
Сообщение #6


Гуру
******

Группа: Свой
Сообщений: 10 713
Регистрация: 11-12-04
Пользователь №: 1 448



Цитата(LeonY @ Jun 12 2008, 16:26) *
А на фига нужен Thermal на переходных? Direct работает прекрасно, это же не точки пайки.

А если они идут от "косточек" на BGA?
Go to the top of the page
 
+Quote Post
Uree
сообщение Jun 12 2008, 19:01
Сообщение #7


Знающий
******

Группа: Свой
Сообщений: 5 223
Регистрация: 25-04-05
Из: Z. Gora
Пользователь №: 4 480



При правильном профиле пайки, можно даже полигоном делать питания под БЖА, причем именно на топе и без терморельефа. Так что директ на внутренних слоях вообще не страшен.
Go to the top of the page
 
+Quote Post
aaarrr
сообщение Jun 12 2008, 19:12
Сообщение #8


Гуру
******

Группа: Свой
Сообщений: 10 713
Регистрация: 11-12-04
Пользователь №: 1 448



Полигон на топе меня волнует гораздо меньше - его прогреть значительно легче.
Go to the top of the page
 
+Quote Post
Uree
сообщение Jun 12 2008, 19:34
Сообщение #9


Знающий
******

Группа: Свой
Сообщений: 5 223
Регистрация: 25-04-05
Из: Z. Gora
Пользователь №: 4 480



Да? Странно. Для пайки случай с полигоном хуже, чем директы к плэйнам, по крайней мере так говорит производство, на котором наши платы монтируются. А термалы мы не применяем в принципе, только директ-коннект.
Go to the top of the page
 
+Quote Post
LeonY
сообщение Jun 13 2008, 07:44
Сообщение #10


Знающий
****

Группа: Админы
Сообщений: 689
Регистрация: 24-06-04
Из: South Africa
Пользователь №: 164



Цитата(aaarrr @ Jun 12 2008, 18:39) *
А если они идут от "косточек" на BGA?

Ну и пусть себе идут - мы именно так и делаем, и именно для BGA. В крайнем случае можно время Preheat увеличить. Правда печка нужна длиннннннная, ну а на короткой все равно результаты up to shit, как не извращайся


--------------------
"В мире есть две бесконечные вещи: Вселенная и человеческая глупость. За Вселенную, впрочем, поручиться не могу". (С)

А. Эйнштейн.
Go to the top of the page
 
+Quote Post

Reply to this topicStart new topic
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0

 


RSS Текстовая версия Сейчас: 20th June 2025 - 13:08
Рейтинг@Mail.ru


Страница сгенерированна за 0.01492 секунд с 7
ELECTRONIX ©2004-2016