реклама на сайте
подробности

 
 
 
Reply to this topicStart new topic
> tsu, th пинов ПЛИС
Ethereal
сообщение Mar 27 2009, 14:57
Сообщение #1


Частый гость
**

Группа: Свой
Сообщений: 114
Регистрация: 7-05-08
Из: РФ, Москва
Пользователь №: 37 354



Добрый день.
У меня возник вопрос связанный с описанием входных констрейнов схемы в Quartus 7.2.

Ситуация такая - перед ПЛИС стоит АЦП на 50 МГц. Данные с АЦП идут со своим сигналом готовности.
В ПЛИС данные с АЦПП заводятся на синхронизирующий FIFO. Клок записи - сигнал готовности данных. Клок чтения - внутренний, идущий от ПЛЛ.
В констрейнах описал сигнал готовности, как клок. Этого достаточно для того, чтобы компилятор выдерживал времена установки и удержания? Или их необходимо описывать дополнительно?
И какими их необходимо выставить, если сигнал готовности идет в середине интервала выдачи данных? 10нс и 10нс?
Заранее спасибо.


--------------------
SystemVerilog - язык, заточенный Альтерой под свои кристаллы теми же приемами использования примитивов, что и AHDL. ©
Go to the top of the page
 
+Quote Post
des00
сообщение Mar 29 2009, 02:48
Сообщение #2


Вечный ламер
******

Группа: Модераторы
Сообщений: 7 248
Регистрация: 18-03-05
Из: Томск
Пользователь №: 3 453



Цитата(Ethereal @ Mar 27 2009, 09:57) *
В констрейнах описал сигнал готовности, как клок. Этого достаточно для того, чтобы компилятор выдерживал времена установки и удержания? Или их необходимо описывать дополнительно?
И какими их необходимо выставить, если сигнал готовности идет в середине интервала выдачи данных? 10нс и 10нс?


нет недостаточно, нужно задать set_input_delay -max/min, смотрите по этому поводу an433 :: Constraining and Analyzing Source-Synchronous Interfaces

удачи !!!


--------------------
Go to the top of the page
 
+Quote Post

Reply to this topicStart new topic
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0

 


RSS Текстовая версия Сейчас: 21st July 2025 - 21:32
Рейтинг@Mail.ru


Страница сгенерированна за 0.01376 секунд с 7
ELECTRONIX ©2004-2016