реклама на сайте
подробности

 
 
6 страниц V  « < 4 5 6  
Reply to this topicStart new topic
> DDR+Cyclone3 (EP3C16Q240), подключение DQ/DM пінов
brag
сообщение Oct 6 2009, 12:10
Сообщение #76


Профессионал
*****

Группа: Свой
Сообщений: 1 047
Регистрация: 2-12-06
Из: Kyiv, Ukraine
Пользователь №: 23 046



Цитата(DmitryR @ Oct 6 2009, 12:43) *
Залить можно, прошивать необязательно.



Цитата(Kuzmi4 @ Oct 6 2009, 13:52) *
2 brag - на счёт сплошной металлизации - встречал как то обсуждение ПП - mixed/сотня мегагерц, суть в обсчем была в том , там что-то с уровнем шумов ужасно просто было. В обсчем когда сняли все заливки с топа и боттома и остались голые проводники - всё вдруг заработало как надо. Хотя чаще встречал что заливка наоборот помогает ну или не мешает, по крайнеё мере.
Хотя конечно её можно как то хитро сделать - умельцев у нас хватает laughing.gif
В обсчем тут ICX в помощь wink.gif - он всё могЁт!

для двуслоек заливка обязательна+прошивка. для 4, думаю, лучше оставить пустым.
icx-ом не владею. hyperlynx тоже сойдет, хотя он с заливками не очень..

Цитата(COMA @ Oct 6 2009, 14:32) *
Я не собираюсь ничего менять. Если ограничивают, значит так надо smile.gif

P.S. Разместил 64 Mbx16 DDR SDARM + Ethernet + Compact Flash + UART + 1 LED + 14 IO для своих целей в EP3C25Q240C8N

я тож влепил все, что надо в 144ногий корпус. свободных осталось пару пинов smile.gif

а с any angle никто не делал вч-дизайна? я делал до 100мгц, работало нормально. разводить удобнее и места занимает меньше. + меньше параллельных трасс - думаю, для вч это полезно

Сообщение отредактировал brag - Oct 6 2009, 12:11
Go to the top of the page
 
+Quote Post
torik
сообщение Oct 6 2009, 17:36
Сообщение #77


Гуру
******

Группа: Свой
Сообщений: 2 113
Регистрация: 1-11-05
Пользователь №: 10 359



Цитата
any angle


А чё это такое? Если это разводка под углами, отличающимися от 45 градусов, то думаю без разницы (можно более подробно прочитать в разделе ПП), ведь частоты не 500 МГц.

На одной плате у меня все сделано скругленными проводниками, работает нормально. SDRAM 32бит ради интереса пробовал раскочегарить даже до 200 МГц... Главное - выравнивание длин.


--------------------
Быть. torizin-liteha@yandex.ru
Go to the top of the page
 
+Quote Post
brag
сообщение Oct 6 2009, 20:08
Сообщение #78


Профессионал
*****

Группа: Свой
Сообщений: 1 047
Регистрация: 2-12-06
Из: Kyiv, Ukraine
Пользователь №: 23 046



Цитата(torik @ Oct 6 2009, 20:36) *
А чё это такое? Если это разводка под углами, отличающимися от 45 градусов, то думаю без разницы (можно более подробно прочитать в разделе ПП), ведь частоты не 500 МГц.

да, под любым углом, но большим или равным 45 градусов. на оборот для ВЧ должно помочь, тк меньше параллельных трасс.

Цитата(torik @ Oct 6 2009, 20:36) *
На одной плате у меня все сделано скругленными проводниками, работает нормально. SDRAM 32бит ради интереса пробовал раскочегарить даже до 200 МГц... Главное - выравнивание длин.

выравнивание с каким допуском?
выравнивание - большая проблемма на 2/4слойных платах уменьшенного размера, еще и с qfp/so- корпусами
Go to the top of the page
 
+Quote Post
torik
сообщение Oct 7 2009, 05:57
Сообщение #79


Гуру
******

Группа: Свой
Сообщений: 2 113
Регистрация: 1-11-05
Пользователь №: 10 359



Цитата
выравнивание с каким допуском?


Да всего-лишь пару мм, не точнее. Этого оказалось достаточно. Ну и места такие выровненные шины будут много занимать...

На другой плате, 4-ёх слойной, у меня тоже используется TQFP-208 ПЛИС + TSOP2 SDRAM 16 бит. Точным выравниванием не занимался, т.к. ограничения по размеру платы. Но есть более-менее выход: расположил ПЛИС под углом 45 относительно памяти. Затем под микросхемой памяти провел провода от дальнего края микросхемы до "угловых" контактов ПЛИС. Ближние к ПЛИС контакты памяти провел к более удаленным контактам ПЛИС. Получилось некое подобие выравнивания...


--------------------
Быть. torizin-liteha@yandex.ru
Go to the top of the page
 
+Quote Post
brag
сообщение Oct 7 2009, 07:47
Сообщение #80


Профессионал
*****

Группа: Свой
Сообщений: 1 047
Регистрация: 2-12-06
Из: Kyiv, Ukraine
Пользователь №: 23 046



Цитата(torik @ Oct 7 2009, 08:57) *
Да всего-лишь пару мм, не точнее. Этого оказалось достаточно. Ну и места такие выровненные шины будут много занимать...

пару мм, это 100-200мил, достаточно точное выравнивание smile.gif

Цитата
На другой плате, 4-ёх слойной, у меня тоже используется TQFP-208 ПЛИС + TSOP2 SDRAM 16 бит. Точным выравниванием не занимался, т.к. ограничения по размеру платы. Но есть более-менее выход: расположил ПЛИС под углом 45 относительно памяти. Затем под микросхемой памяти провел провода от дальнего края микросхемы до "угловых" контактов ПЛИС. Ближние к ПЛИС контакты памяти провел к более удаленным контактам ПЛИС. Получилось некое подобие выравнивания...

я тоже так стараюсь делать, но с sdram особо не запариваюсь, особенно,если она на 100мгц пахает. с ddr все куда более строго - DQ/DQS работают на удвоенной частоте clk...

единственное, что я делаю для sdram - ставлю в правилах макс. задержку в 1/4 периода и потом делаю DRC. если гте-то больше, то пытаюсь просто укоротить трасу и клок делаю длиннее всех и длину cke подгоняю под него с допуском около 100міл.
думаю, для ddr должно прокатить, но еще покурю hyperlynx smile.gif
Go to the top of the page
 
+Quote Post

6 страниц V  « < 4 5 6
Reply to this topicStart new topic
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0

 


RSS Текстовая версия Сейчас: 19th July 2025 - 08:29
Рейтинг@Mail.ru


Страница сгенерированна за 0.01387 секунд с 7
ELECTRONIX ©2004-2016